一种数字化宽带功放滤波装置及其控制方法制造方法及图纸

技术编号:26177475 阅读:27 留言:0更新日期:2020-10-31 14:21
本发明专利技术提出了一种数字化宽带功放滤波装置及其控制方法,装置包括功率放大器、跳频滤波器、FPGA及高速DAC,功率放大器具有功放管,功放管的输入端接入外部输入的射频信号,功放管的输出端与跳频滤波器的输入端相连,FPGA的控制信号输入端接入外部输入的跳频码、跳频指示及输入功率检测值,FPGA的第一控制信号输出端与跳频滤波器的跳频开关相连,FPGA的数字信号输出端与高速DAC的输入端相连;高速DAC的输出端与功放管的栅极相连,高速DAC用于提供功放管的栅极电压。本发明专利技术可实现宽带功放滤波装置ns级的跳频速度,极大的加快了宽带功放滤波装置的跳频速度。

【技术实现步骤摘要】
一种数字化宽带功放滤波装置及其控制方法
本专利技术涉及功放滤波
,尤其涉及一种数字化宽带功放滤波装置及其控制方法。
技术介绍
在无线通信中,随着半导体技术的发展,无线电台越来越呈现出超宽带、高效率、超强保密抗干扰能力和小型化的发展特点。功放滤波装置是无线电台的核心组件,其功率放大器快速开关和滤波器的快速变频性能,一定程度决定了无线电台通信中主要的保密和抗干扰能力。同时功率放大器是整个电台系统中的耗能大户,耗掉80%以上的系统能耗,提高功率放大器的效率为降低系统功耗的首选目标。功放滤波装置在跳频工作时,功率放大器在滤波器每次跳频过程中需做一次开关动作。传统设计中,功率放大器常采用MOS管作为开关来控制功放管的栅极电压的通断来实现MOS管开启和关断,滤波器采用译码器和驱动器来实现跳频,其组合跳频速率通常在100us或ms级,功放滤波装置的跳频速率慢。
技术实现思路
有鉴于此,一方面,本专利技术提出了一种数字化宽带功放滤波装置,以解决传统宽带功放滤波装置跳频速率慢的问题。本专利技术的技术方案是这样实现的:一种本文档来自技高网...

【技术保护点】
1.一种数字化宽带功放滤波装置,包括功率放大器及跳频滤波器,所述功率放大器具有功放管,所述功放管的输入端接入外部输入的射频信号,所述功放管的输出端与所述跳频滤波器的输入端相连,其特征在于,所述宽带功放滤波装置还包括FPGA及高速DAC,其中:/n所述FPGA的控制信号输入端接入外部输入的跳频码、跳频指示及输入功率检测值,所述FPGA的第一控制信号输出端与所述跳频滤波器的跳频开关相连,所述FPGA的数字信号输出端与所述高速DAC的输入端相连;/n所述高速DAC的输出端与所述功放管的栅极相连,所述高速DAC用于提供所述功放管的栅极电压。/n

【技术特征摘要】
1.一种数字化宽带功放滤波装置,包括功率放大器及跳频滤波器,所述功率放大器具有功放管,所述功放管的输入端接入外部输入的射频信号,所述功放管的输出端与所述跳频滤波器的输入端相连,其特征在于,所述宽带功放滤波装置还包括FPGA及高速DAC,其中:
所述FPGA的控制信号输入端接入外部输入的跳频码、跳频指示及输入功率检测值,所述FPGA的第一控制信号输出端与所述跳频滤波器的跳频开关相连,所述FPGA的数字信号输出端与所述高速DAC的输入端相连;
所述高速DAC的输出端与所述功放管的栅极相连,所述高速DAC用于提供所述功放管的栅极电压。


2.如权利要求1所述的数字化宽带功放滤波装置,其特征在于,还包括高速ADC、数字可调电源及电流检测模块,其中:
所述FPGA的第二控制信号输出端与所述数字可调电源的控制端相连,所述FPGA的模拟信号输入端与所述高速ADC的输出端相连;
所述数字可调电源的输出端与所述功放管的漏极相连,所述数字可调电源用于提供所述功放管的漏极电压;
所述电流检测模块的输入端与所述功放管的漏极相连,所述电流检测模块的输出端与所述高速ADC的输入端相连,所述电流检测模块用于检测所述功放管的漏极电流。


3.如权利要求2所述的数字化宽带功放滤波装置,其特征在于,还包括宽带输入匹配模块,所述射频信号经所述宽带输入匹配模块输入所述功放管的输入端。


4.如权利要求3所述的数字化宽带功放滤波装置,其特征在于,还包括宽带输出匹配模块,所述宽带输出匹配模块接入所述功放管的漏极与所述跳频滤波器的输入端之间。


5.如权利要求4所述的数字化宽带功放滤波装置,其特征在于,所述宽带输入匹配模块及所述宽带输出匹配模块均采用同轴线和磁环实...

【专利技术属性】
技术研发人员:付泉斌蔡楚才
申请(专利权)人:武汉博畅通信设备有限责任公司
类型:发明
国别省市:湖北;42

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1