LED驱动电路、显示装置与显示系统制造方法及图纸

技术编号:26073670 阅读:40 留言:0更新日期:2020-10-28 16:47
本申请提供了一种LED驱动电路、显示装置与显示系统。该LED驱动电路包括:驱动单元,包括多个数据通道;控制单元,与驱动单元电连接,在控制单元在预定时间段内检测到所有的数据通道中的数据为0的情况下,控制所有的数据通道为关闭状态,预定时间段是根据输入LED驱动电路的外部输入信号的时长确定的,本方案通过在LED驱动电路中设置控制单元,控制单元在预定时间段内检测到所有的数据通道中的数据为0的情况下,控制所有的数据通道为关闭状态,以降低驱动单元的功耗,以实现动态节能,驱动单元等同于内部没有SRAM的LED恒流驱动芯片,即本方案的LED驱动电路在内部没有SRAM的LED恒流驱动芯片中实现了动态节能。

【技术实现步骤摘要】
LED驱动电路、显示装置与显示系统
本申请涉及LED显示领域,具体而言,涉及一种LED驱动电路、显示装置与显示系统。
技术介绍
目前LED驱动芯片内部有静态随机存取存储器(StaticRandom-AccessMemory,简称SRAM),可以存储两帧数据,其中一帧是当前显示数据,另一帧是下一帧需要显示的数据,芯片通过接收帧同步信号实现换帧。现有的动态节能方法是通过检测下一帧显示数据是否全为0,显示数据为0表示对应的LED为关闭状态,即对应的LED为黑屏状态,决定是否进行动态节能,如果下一帧显示数据检测全为0,则进入动态节能状态,即将处于黑屏状态的LED对应的数据通道关闭,以实现黑屏节能。然而,一些现有的LED恒流驱动芯片中,内部却没有SRAM,系统端也没有发送帧同步信号,所以,如何在此类LED恒流驱动芯片中实现动态节能成为一个需要解决的问题。
技术实现思路
本申请的主要目的在于提供一种LED驱动电路、显示装置与显示系统,以解决现有技术中无法在内部没有SRAM的LED恒流驱动芯片中实现动态节能的问题。为了实现上述目的,根据本申请的一个方面,提供了一种LED驱动电路,包括:驱动单元,包括多个数据通道;控制单元,与所述驱动单元电连接,在所述控制单元在预定时间段内检测到所有的所述数据通道中的数据为0的情况下,控制所有的所述数据通道为关闭状态,所述预定时间段是根据输入所述LED驱动电路的外部输入信号的时长确定的。可选地,所述控制单元包括:检测模块,与所述驱动单元电连接,用于检测所有的所述数据通道中的数据是否为0;计数器模块,与所述检测模块电连接;信号产生模块,分别与所述检测模块和所述计数器模块电连接,具有输出端,所述输出端输出状态信号,在所有的所述数据通道中的数据为0的情况下,所述状态信号用于控制所有的所述数据通道为关闭状态。可选地,所述信号产生模块具有第一输入端和第二输入端,所述计数器模块具有第一输入端和输出端,所述检测模块的输出端分别与所述信号产生模块的第一输入端和所述计数器模块的第一输入端电连接,所述计数器模块的输出端与所述信号产生模块的第二输入端电连接。可选地,所述驱动单元还包括基准电流产生模块和电流输出模块,所述基准电流产生模块分别与所述信号产生模块和所述电流输出模块电连接,在所有的所述数据通道中的数据为0的情况下,所述状态信号控制所述基准电流产生模块为关闭状态。可选地,所述驱动单元还包括:移位寄存器,具有第一输入端、第二输入端和输出端,所述第一输入端用于输入串行数据,所述第二输入端用于输入外部时钟信号;第一反相器,所述第一反相器的输入端用于输入锁存使能信号;第二反相器,所述第二反相器的输入端用于输入通道使能信号;数据锁存器,具有第一输入端、第二输入端、第三输入端和输出端,所述数据锁存器的输出端输出的数据为多个所述数据通道中的数据,所述数据锁存器的输出端分别与所述检测模块的输入端和所述电流输出模块的输入端电连接,所述数据锁存器的第一输入端与所述第一反相器的输出端电连接,所述数据锁存器的第二输入端与所述移位寄存器的输出端电连接,所述数据锁存器的第三输入端与所述第二反相器的输出端电连接。可选地,所述驱动单元还包括第三反相器,所述计数器模块还具有第二输入端,所述第三反相器的输入端与所述第一反相器的输出端电连接,所述第三反相器的输出端与所述计数器模块的第二输入端电连接。可选地,所述电流输出模块具有第一输入端、第二输入端和输出端,所述电流输出模块的第一输入端与所述数据锁存器的输出端电连接,所述电流输出模块的第二输入端与所述第二反相器的输出端电连接,所述电流输出模块的输出端输出多路恒流信号。可选地,所述驱动单元还包括第一同相缓冲器和第二同相缓冲器,所述第一同相缓冲器的输入端用于输入所述串行数据,所述第一同相缓冲器的输出端与所述移位寄存器的第一输入端电连接,所述第二同相缓冲器的输入端用于输入所述外部时钟信号,所述第二同相缓冲器的输出端与所述移位寄存器的第二输入端电连接。可选地,所述检测模块包括或非门。根据本申请的另一个方面,提供了一种显示装置,包括LED驱动电路和LED显示屏,所述LED驱动电路为任意一种所述的LED驱动电路。根据本申请的再一个方面,提供了一种显示系统,包括LED驱动电路,所述LED驱动电路为任意一种所述的LED驱动电路。应用本申请的技术方案,通过在LED驱动电路中设置控制单元,控制单元在预定时间段内检测到所有的数据通道中的数据为0的情况下,即所驱动的LED为黑屏状态,控制所有的数据通道为关闭状态,以降低驱动单元的功耗,以实现动态节能,上述驱动单元等同于内部没有SRAM的LED恒流驱动芯片,即本方案的LED驱动电路在内部没有SRAM的LED恒流驱动芯片中实现了动态节能,且外部输入信号为LED驱动电路以外的信号,不占用LED驱动电路本身的资源,更不会占用驱动单元本身的资源。附图说明构成本申请的一部分的说明书附图用来提供对本申请的进一步理解,本申请的示意性实施例及其说明用于解释本申请,并不构成对本申请的不当限定。在附图中:图1示出了根据本申请的实施例的一种LED驱动电路示意图;图2示出了根据本申请的实施例的另一种LED驱动电路示意图;以及图3示出了根据本申请的实施例的一种控制单元示意图。其中,上述附图包括以下附图标记:01、驱动单元;10、数据通道;11、基准电流产生模块;12、电流输出模块;13、移位寄存器;14、第一反相器;15、第二反相器;16、数据锁存器;17、第三反相器;18、第一同相缓冲器;19、第二同相缓冲器;02、控制单元;20、检测模块;21、计数器模块;210、第一D触发器;22、信号产生模块;220、第三同相缓冲器;221、第二D触发器。具体实施方式应该指出,以下详细说明都是例示性的,旨在对本申请提供进一步的说明。除非另有指明,本文使用的所有技术和科学术语具有与本申请所属
的普通技术人员通常理解的相同含义。需要注意的是,这里所使用的术语仅是为了描述具体实施方式,而非意图限制根据本申请的示例性实施方式。如在这里所使用的,除非上下文另外明确指出,否则单数形式也意图包括复数形式,此外,还应当理解的是,当在本说明书中使用术语“包含”和/或“包括”时,其指明存在特征、步骤、操作、器件、组件和/或它们的组合。应该理解的是,当元件(诸如层、膜、区域、或衬底)描述为在另一元件“上”时,该元件可直接在该另一元件上,或者也可存在中间元件。而且,在说明书以及权利要求书中,当描述有元件“连接”至另一元件时,该元件可“直接连接”至该另一元件,或者通过第三元件“连接”至该另一元件。正如
技术介绍
所介绍的,现有技术中无法在内部没有SRAM的LED恒流驱动芯片中实现动态节能,为了解决如上技术问题,本申请的实施例提出了一种LED驱动电路、显示装置与显示系统。根据本申请的实施例,提供了一种LED驱动电路。图1是本文档来自技高网
...

【技术保护点】
1.一种LED驱动电路,其特征在于,包括:/n驱动单元,包括多个数据通道;/n控制单元,与所述驱动单元电连接,在所述控制单元在预定时间段内检测到所有的所述数据通道中的数据为0的情况下,控制所有的所述数据通道为关闭状态,所述预定时间段是根据输入所述LED驱动电路的外部输入信号的时长确定的。/n

【技术特征摘要】
1.一种LED驱动电路,其特征在于,包括:
驱动单元,包括多个数据通道;
控制单元,与所述驱动单元电连接,在所述控制单元在预定时间段内检测到所有的所述数据通道中的数据为0的情况下,控制所有的所述数据通道为关闭状态,所述预定时间段是根据输入所述LED驱动电路的外部输入信号的时长确定的。


2.根据权利要求1所述的LED驱动电路,其特征在于,所述控制单元包括:
检测模块,与所述驱动单元电连接,用于检测所有的所述数据通道中的数据是否为0;
计数器模块,与所述检测模块电连接;
信号产生模块,分别与所述检测模块和所述计数器模块电连接,具有输出端,所述输出端输出状态信号,在所有的所述数据通道中的数据为0的情况下,所述状态信号用于控制所有的所述数据通道为关闭状态。


3.根据权利要求2所述的LED驱动电路,其特征在于,所述信号产生模块具有第一输入端和第二输入端,所述计数器模块具有第一输入端和输出端,所述检测模块的输出端分别与所述信号产生模块的第一输入端和所述计数器模块的第一输入端电连接,所述计数器模块的输出端与所述信号产生模块的第二输入端电连接。


4.根据权利要求2所述的LED驱动电路,其特征在于,所述驱动单元还包括基准电流产生模块和电流输出模块,所述基准电流产生模块分别与所述信号产生模块和所述电流输出模块电连接,在所有的所述数据通道中的数据为0的情况下,所述状态信号控制所述基准电流产生模块为关闭状态。


5.根据权利要求4所述的LED驱动电路,其特征在于,所述驱动单元还包括:
移位寄存器,具有第一输入端、第二输入端和输出端,所述第一输入端用于输入串行数据,所述第二输入端用于输入外部时钟信号;
第一反相器,所述第一反相器的输入端用于输入锁存使能信号;
第二反相器,所述第二反相器的输入端用于输入通道使能信号;
数据...

【专利技术属性】
技术研发人员:张汉儒黄志正王景帅
申请(专利权)人:北京集创北方科技股份有限公司
类型:发明
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1