LDMOS和其制作方法技术

技术编号:26069902 阅读:38 留言:0更新日期:2020-10-28 16:43
本发明专利技术公开了一种LDMOS和其制作方法,其中制作方法包括以下步骤:在半导体基片上形成衬底区;衬底区包括第一区域;在第一区域内制作第一STI、第二STI、漂移区和中压p阱;在第一区域的上方形成氧化层;在氧化层的上方形成第一多晶硅层;在第一多晶硅层的上表面设置第一光胶层,第一光胶层包括第一透射区和第一阻挡区;第一阻挡区用于阻挡杂质离子穿过;通过第一透射区向漂移区高能量注入第一杂质离子,以形成第一n型掺杂区。本发明专利技术通过在LDMOS的漂移区中高能注入杂质离子减小了漂移区的导通电阻,并能够维持击穿电压。

【技术实现步骤摘要】
LDMOS和其制作方法
本专利技术属于LDMOS(横向扩散闸极管)制作
,尤其涉及一种LDMOS和其制作方法。
技术介绍
现有技术的LDMOS如图1所示,包括漂移区(n型)101、中压p阱102、第一STI(浅沟槽隔离)103、第二STI(浅沟槽隔离)104、第一n型重掺杂区105、第二n型重掺杂区107、第三n型重掺杂区109、第一p型重掺杂区106、第二n型重掺杂区108、闸极110、氧化层111、金属电极112。在该LDMOS中,漂移区的掺杂浓度与深度受限与CMOS(互补金属氧化物半导体)阱击穿的要求,不可以根据器件的要求灵活变化,并且,漂移区的导通电阻较大,影响该LDMOS的性能。
技术实现思路
本专利技术要解决的技术问题是克服现有技术中的LDMOS的漂移区的导通电阻较大的缺陷,提供一种低导通电阻的LDMOS和其制作方法。本专利技术通过以下技术方案解决上述技术问题:本专利技术提供一种LDMOS的制作方法,包括以下步骤:S1、在半导体基片上形成衬底区;衬底区包括第一区域;在第一区域内制作第一STI、第二STI、漂移区和中压p阱;S2、在第一区域的上方形成氧化层;在氧化层的上方形成第一多晶硅层;S3、在第一多晶硅层的上表面设置第一光胶层,第一光胶层包括第一透射区和第一阻挡区;第一阻挡区用于阻挡杂质离子穿过;S4、通过第一透射区向漂移区高能量注入第一杂质离子,以形成第一n型掺杂区。较佳地,第一透射区与第一STI的局部、第一STI与第二STI之间的区域以及第二STI的局部相对应;第一n型掺杂区的深度大于第一STI和第二STI的深度。较佳地,衬底区还包括第二区域,步骤S1还包括:在第一区域内制作第一STI和第二STI的同时,在第二区域内制作第三STI。较佳地,步骤S1还包括:同时向第一区域和第二区域中注入相同的杂质离子,以在第一区域中形成漂移区,并在第二区域内形成第一掺杂区。较佳地,步骤S2还包括:在氧化层的上方形成第一多晶硅层的同时,在第二区域的上方形成第二多晶硅层。较佳地,步骤S3还包括:在第一多晶硅层和第二多晶硅层的上表面布满光胶;通过第一光罩对光胶进行曝光,以形成第一透射区,并在第二多晶硅层的上方形成第二透射区。较佳地,在步骤S3之后,制作方法还包括:通过第一透射区向第一多晶硅层中采用高阻注入方式注入第二杂质离子,并同时通过第二透射区向第二多晶硅层中采用高阻注入方式注入第二杂质离子。较佳地,第二杂质离子为硼离子。较佳地,步骤S4还包括:在通过第一透射区向漂移区高能量注入第一杂质离子的同时,通过第二透射区向第一掺杂区高能量注入第一杂质离子,以形成第二n型掺杂区,第二n型掺杂区的深度大于第三STI的深度。本专利技术还提供一种LDMOS,该LDMOS采用本专利技术的LDMOS的制作方法制作。本专利技术的积极进步效果在于:本专利技术通过在LDMOS的漂移区中高能注入杂质离子减小了漂移区的导通电阻,并能够维持击穿电压。附图说明图1为现有技术的LDMOS的结构示意图。图2为本专利技术的实施例1的LDMOS的制作方法的流程图。图3为本专利技术的实施例1的LDMOS的制作方法的步骤S21的流程图。图4为本专利技术的实施例1的LDMOS的制作方法的制作形成第一STI和第二STI的步骤的示意图。图5为本专利技术的实施例1的LDMOS的制作方法的制作漂移区和中压p阱的步骤的示意图。图6为本专利技术的实施例1的LDMOS的制作方法的制作第一多晶硅层的步骤的示意图。图7为本专利技术的实施例1的LDMOS的制作方法的设置第一光胶层的步骤的示意图。图8为本专利技术的实施例1的LDMOS的制作方法的制作第一n型掺杂区的步骤的示意图。图9为本专利技术的实施例1的LDMOS的制作方法的制作形成的LDMOS的结构示意图。图10为本专利技术的实施例2的LDMOS的制作方法的制作第一STI、第二STI和第三STI的步骤的示意图。图11为本专利技术的实施例2的LDMOS的制作方法的制作漂移区、第一掺杂区、中压p阱的步骤的示意图。图12为本专利技术的实施例2的LDMOS的制作方法的制作氧化层的步骤的示意图。图13为本专利技术的实施例2的LDMOS的制作方法的制作第一多晶硅层和第二多晶硅层的步骤的示意图。图14为本专利技术的实施例2的LDMOS的制作方法的制作第一光胶层和第二光胶层的步骤的示意图。图15为本专利技术的实施例2的LDMOS的制作方法的形成第一透射区和第二透射区的步骤的示意图。图16为本专利技术的实施例2的LDMOS的制作方法的制作第一高阻注入区和第二高阻注入区的步骤的示意图。图17为本专利技术的实施例2的LDMOS的制作方法的制作第一n型掺杂区和第二n型掺杂区的步骤的示意图。图18为本专利技术的实施例2的LDMOS的制作方法的形成第三光胶层和第四光胶层的步骤的示意图。图19为本专利技术的实施例2的LDMOS的制作方法的制作形成闸极的步骤的示意图。图20为本专利技术的实施例2的LDMOS的制作方法的制作形成的LDMOS的结构示意图。具体实施方式下面通过实施例的方式进一步说明本专利技术,但并不因此将本专利技术限制在所述的实施例范围之中。实施例1本实施例提供一种LDMOS的制作方法,参照图2~图9,该制作方法包括以下步骤:步骤S21、在半导体基片上形成衬底区。衬底区包括第一区域11。在第一区域内制作第一STI103、第二STI104、漂移区101和中压p阱102。作为一种较佳的实施方式,步骤S1包括:步骤S201、在半导体基片上形成衬底区。步骤S202、在第一区域11内制作第一STI103和第二STI104。制作形成第一STI103和第二STI104之后的状态参照图4。步骤S203、在第一区域11中制作漂移区101和中压p阱102。漂移区101的深度大于第一STI103和第二STI104的深度。制作漂移区101和中压p阱102之后的状态参照图5。在步骤S21之后,该制作方法还包括:步骤S22、在第一区域的上方形成氧化层301。在氧化层301的上方形成第一多晶硅层302。具体参照图6。步骤S23、参照图7,在第一多晶硅层302的上表面设置第一光胶层303。第一光胶层303包括第一透射区304和第一阻挡区306,第一阻挡区306用于阻挡杂质离子穿过。第一透射区304与第一STI103的局部、第一STI103与第二STI104之间的区域以及第二STI104的局部相对应。步骤S24、如图8所示,沿箭头所示方向通过第一透射区304向漂移区101高能量注入第一杂质离子,以形成第一n型掺杂区305。第一n型掺杂区305的深度大于第一STI103和第二STI104的深度。接下来,参照图9,将本文档来自技高网...

【技术保护点】
1.一种LDMOS的制作方法,其特征在于,包括以下步骤:/nS1、在半导体基片上形成衬底区;所述衬底区包括第一区域;在所述第一区域内制作第一STI、第二STI、漂移区和中压p阱;/nS2、在所述第一区域的上方形成氧化层;在所述氧化层的上方形成第一多晶硅层;/nS3、在所述第一多晶硅层的上表面设置第一光胶层,所述第一光胶层包括第一透射区和第一阻挡区;所述第一阻挡区用于阻挡杂质离子穿过;/nS4、通过所述第一透射区向所述漂移区高能量注入第一杂质离子,以形成第一n型掺杂区。/n

【技术特征摘要】
1.一种LDMOS的制作方法,其特征在于,包括以下步骤:
S1、在半导体基片上形成衬底区;所述衬底区包括第一区域;在所述第一区域内制作第一STI、第二STI、漂移区和中压p阱;
S2、在所述第一区域的上方形成氧化层;在所述氧化层的上方形成第一多晶硅层;
S3、在所述第一多晶硅层的上表面设置第一光胶层,所述第一光胶层包括第一透射区和第一阻挡区;所述第一阻挡区用于阻挡杂质离子穿过;
S4、通过所述第一透射区向所述漂移区高能量注入第一杂质离子,以形成第一n型掺杂区。


2.如权利要求1所述的LDMOS的制作方法,其特征在于,所述第一透射区与所述第一STI的局部、所述第一STI与所述第二STI之间的区域以及所述第二STI的局部相对应;
所述第一n型掺杂区的深度大于所述第一STI和所述第二STI的深度。


3.如权利要求1所述的LDMOS的制作方法,其特征在于,所述衬底区还包括第二区域,所述步骤S1还包括:
在所述第一区域内制作第一STI和第二STI的同时,在所述第二区域内制作第三STI。


4.如权利要求3所述的LDMOS的制作方法,其特征在于,所述步骤S1还包括:
同时向所述第一区域和所述第二区域中注入相同的杂质离子,以在所述第一区域中形成所述漂移区,并在所述第二区域内形成第一掺杂区。


5.如权利要...

【专利技术属性】
技术研发人员:林威
申请(专利权)人:上海先进半导体制造股份有限公司
类型:发明
国别省市:上海;31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1