【技术实现步骤摘要】
移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
本公开的实施例涉及一种移位寄存器单元及其驱动方法、栅极驱动电路及显示装置。
技术介绍
在显示
,例如液晶显示面板的像素阵列通常包括多行栅线和与之交错的多列数据线。对栅线的驱动可以通过栅极驱动电路实现。例如,栅极驱动电路可以通过绑定的集成驱动电路实现。近几年随着非晶硅薄膜晶体管或氧化物薄膜晶体管制备工艺的不断提高,也可以将栅极驱动电路直接集成在薄膜晶体管阵列基板上构成GOA(Gate-driverOnArray)来对栅线进行驱动。例如,可以采用由多个级联的移位寄存器单元构成的GOA为像素阵列的多行栅线提供开关态电压信号,从而例如控制多行栅线依序打开,并且同时由数据线向像素阵列中对应行的像素单元提供数据信号,以在各像素单元形成显示图像的各灰阶所需要的灰度电压,进而显示一帧图像。目前的显示面板越来越多地采用GOA技术来对栅线进行驱动。GOA技术有助于实现窄边框,并且可以降低生产成本。
技术实现思路
本公开至少一个实施例提供一种移位寄存器单元,包括输入电路 ...
【技术保护点】
1.一种移位寄存器单元,包括输入电路、输出电路、第一节点降噪电路和降噪复位电路;/n其中,所述输入电路与第一节点连接,配置为响应于输入信号将所述输入信号写入所述第一节点,以控制所述第一节点的电平;/n所述输出电路与所述第一节点和输出端连接,配置为接收时钟信号并在所述第一节点的电平的控制下将所述时钟信号输出至所述输出端;/n所述第一节点降噪电路分别与所述第一节点、第一降噪节点和第二降噪节点连接,配置为在所述第一降噪节点的电平或所述第二降噪节点的电平的控制下,对所述第一节点进行降噪;/n所述降噪复位电路与所述第一降噪节点和所述第二降噪节点连接,配置为响应于第一复位信号对所述第一 ...
【技术特征摘要】
1.一种移位寄存器单元,包括输入电路、输出电路、第一节点降噪电路和降噪复位电路;
其中,所述输入电路与第一节点连接,配置为响应于输入信号将所述输入信号写入所述第一节点,以控制所述第一节点的电平;
所述输出电路与所述第一节点和输出端连接,配置为接收时钟信号并在所述第一节点的电平的控制下将所述时钟信号输出至所述输出端;
所述第一节点降噪电路分别与所述第一节点、第一降噪节点和第二降噪节点连接,配置为在所述第一降噪节点的电平或所述第二降噪节点的电平的控制下,对所述第一节点进行降噪;
所述降噪复位电路与所述第一降噪节点和所述第二降噪节点连接,配置为响应于第一复位信号对所述第一降噪节点和所述第二降噪节点进行复位。
2.根据权利要求1所述的移位寄存器单元,还包括第一降噪电路、第二降噪电路、第一控制电路和第二控制电路;
其中,所述第一降噪电路分别与所述第一节点、所述第一降噪节点和第一控制节点连接,配置为在所述第一节点的电平和所述第一控制节点的电平的控制下,对所述第一降噪节点的电平进行控制;
所述第二降噪电路分别与所述第一节点、所述第二降噪节点和第二控制节点连接,配置为在所述第一节点的电平和所述第二控制节点的电平的控制下,对所述第二降噪节点的电平进行控制;
所述第一控制电路与所述第一节点和所述第一控制节点连接,配置为在所述第一节点的电平的控制下,对所述第一控制节点的电平进行控制;
所述第二控制电路与所述第一节点和所述第二控制节点连接,配置为在所述第一节点的电平的控制下,对所述第二控制节点的电平进行控制。
3.根据权利要求1所述的移位寄存器单元,还包括输出复位电路,
其中,所述输出复位电路与所述输出端连接,配置为响应于所述第一复位信号对所述输出端进行复位。
4.根据权利要求3所述的移位寄存器单元,其中,所述输出复位电路还与所述第一节点连接,配置为响应于所述第一复位信号对所述第一节点进行复位。
5.根据权利要求1-4任一所述的移位寄存器单元,还包括第一节点复位电路,
其中,所述第一节点复位电路与所述第一节点连接,配置为响应于第二复位信号对所述第一节点进行复位。
6.根据权利要求1-4任一所述的移位寄存器单元,还包括输出降噪电路,
其中,所述输出降噪电路分别与所述第一降噪节点、所述第二降噪节点和所述输出端连接,配置为在所述第一降噪节点的电平或所述第二降噪节点的电平的控制下,对所述输出端进行降噪。
7.根据权利要求1-4任一所述的移位寄存器单元,其中,所述降噪复位电路包括第一晶体管和第二晶体管;
所述第一晶体管的栅极和第一复位端连接以接收所述第一复位信号,所述第一晶体管的第一极和所述第一降噪节点连接,所述第一晶体管的第二极和第一电压端连接;
所述第二晶体管的栅极和所述第一复位端连接以接收所述第一复位信号,所述第二晶体管的第一极和所述第二降噪节点连接,所述第二晶体管的第二极和所述第一电压端连接。
8.根据权利要求1-4任一所述的移位寄存器单元,其中,所述输入电路包括第三晶体管;
所述第三晶体管的栅极与第一极连接,且和输入端连接以接收所述输入信号,所述第三晶体管的第二极和所述第一节点连接。
9.根据权利要求1-4任一所述的移位寄存器单元,其中,所述输出电路包括第四晶体管和第一电容;
所述第四晶体管的栅极和所述第一节点连接,所述第四晶体管的第一极和时钟信号端连接以接收所述时钟信号,所述第四晶体管的第二极和所述输出端连接;
所述第一电容的第一极和所述第一节点连接,所述第一电容的第二极和所述输出端连接。
10.根据权利要求1-4任一所述的移位寄存器单元,其中,所述第一节点降噪电路包括第五晶体管和第六晶体管;
所述第五晶体管的栅极和所述第一降噪节点连接,所述第五晶...
【专利技术属性】
技术研发人员:谷晓芳,马小叶,邵贤杰,马睿,张东徽,杜瑞芳,杨通,
申请(专利权)人:合肥鑫晟光电科技有限公司,京东方科技集团股份有限公司,
类型:发明
国别省市:安徽;34
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。