一种基于8080总线的拼接大屏同步驱动显示系统技术方案

技术编号:25438401 阅读:34 留言:0更新日期:2020-08-28 22:26
本发明专利技术提供一种基于8080总线的拼接大屏同步驱动显示系统,其特征在于,包括:8080总线及接口、MCU控制单元以及拼接屏显示端,其中,拼接屏显示端由若干单屏拼接组成;8080总线及接口用于拼接屏显示端与MCU控制单元之间及若干单屏之间的数据连接;MCU控制单元对输入信号进行检测、跟踪和识别,以实现对8080总线上的命令和数据的同步分流,并对拼接屏显示端进行驱动控制。本发明专利技术实现了对8080总线各种信号的检测、跟踪和识别,并并且在后端拼接显示端上高效的完成了对高速视频数据流的同步分流,达到了单屏的视频信息与用户端的视频信息保持同步显示的效果。

【技术实现步骤摘要】
一种基于8080总线的拼接大屏同步驱动显示系统
本专利技术涉及拼接屏显示
,特别涉及一种基于8080总线的拼接大屏同步驱动显示系统。
技术介绍
拼接大屏幕是由若干单显示屏拼接而成,在拼接屏显示系统中,最关键是如何使得单显示屏的图像信息与原始整幅图像信息保持同步显示。在目前的拼接屏显示系统中,基于HDMI、LVDS、VGA、RGB数据接口的拼接屏驱动显示系统,已经得到了广泛应用,可以可靠的实现拼接大屏幕的同步显示。目前,在图像显示领域常用的数据接口除了上述的HDMI、LVDS、VGA、RGB接口外,还有8080接口。8080总线及接口,相较于上述HDMI、LVDS、VGA、RGB接口,其具有接口简单,控制方便,无需要同步时钟和同步信号的优势,但目前这类8080总线及接口仅仅在中小尺寸LED/OLED等中小尺寸显示屏上得到广泛应用,在拼接大屏幕中则很少应用。其原因在于,拼接大屏幕系统结构更为复杂,工作机制比较繁复,而目前尚缺乏一种成熟、可靠的机制来使得8080总线及接口可以广泛应用到拼接大屏幕的同步驱动显示技术中。
技术实现思路
本专利技术是为了解决上述问题而进行的,目的在于提供一种基于8080总线的拼接大屏同步驱动显示系统。本专利技术提供的基于8080总线的拼接大屏同步驱动显示系统,其特征在于,包括:用户应用端、8080总线及接口、MCU控制单元以及拼接屏显示端,其中,用户应用端用于提供视频信息;拼接屏显示端由若干单屏拼接组成,用于显示视频信息;8080总线及接口用于拼接屏显示端与MCU控制单元之间、用户应用端与MCU控制单元之间以及若干单屏之间的数据连接;MCU控制单元对输入信号进行检测、跟踪和识别,以实现对8080总线上的命令和数据的同步分流,并对拼接屏显示端进行驱动控制。在本专利技术提供的基于8080总线的拼接大屏同步驱动显示系统中,还具有这样的特征:其中,8080接口包含片选信号CS、数据和指令控制接口DC、写数据控制接口WR、读数据控制接口RD、复位信号接口RST以及数据总线接口BD,当中除片选信号CS信号接口外,其余各8080接口均共享同一8080总线。在本专利技术提供的基于8080总线的拼接大屏同步驱动显示系统中,还具有这样的特征:其中,MCU控制单元对输入信号进行检测的单个同步检测的周期Tdet满足:Tdet<Tin(2)式中,Tin表示输入信号的周期;H×V为单屏的分辨率;N为构成拼接屏显示端的单屏数量;fv为视频信号的帧频。在本专利技术提供的基于8080总线的拼接大屏同步驱动显示系统中,还具有这样的特征:其中,单个同步检测的周期Tdet内的周期数量Num满足:Num<Num*(4)式中,Num*表示输入信号的周期内的周期数量;H×V为单屏的分辨率;N为构成拼接屏显示端的单屏数量;fv为视频信号的帧频;fcpu为CPU工作的最高频率。在本专利技术提供的基于8080总线的拼接大屏同步驱动显示系统中,还具有这样的特征:其中,单个同步检测的周期Tdet内的周期数量Num越小,则同步性能越高。在本专利技术提供的基于8080总线的拼接大屏同步驱动显示系统中,还具有这样的特征:该系统按照以下步骤运行:步骤一,MCU控制单元通过接口扫描方式,对接口信号进行实时检测、跟踪,并识别8080总线上的命令和数据信号;步骤二,MCU控制单元根据拼接屏显示端中每个单屏的相应位置,对命令和数据信息做同步分流并驱动各单屏显示,从而现拼接大屏同步显示。本专利技术的作用和效果:本专利技术的基于8080总线的拼接大屏同步驱动显示系统,利用了8080总线及接口的结构简单、控制方便及无需要同步时钟和同步信号的特性,通过建立数字化的可实现模型,实现了高效的拼接大屏信号同步分流系统,其在总线互联方式上,系统内部多个8080分支接口与系统外围8080接口共享同一数据总线,单屏除片选CS信号外,其余控制信号也均在同一总线上,提高软件系统处理数据的效率,且节约大量硬件资源、减少系统成本。本专利技术的系统对同步检测的周期Tdet的控制,可实现良好的同步效果。附图说明图1是本专利技术的实施例中基于8080总线的拼接大屏同步驱动显示系统的框图。具体实施方式为了使本专利技术实现的技术手段、创作特征、达成目的与功效易于明白了解,以下实施例结合附图对本专利技术基于8080总线的拼接大屏同步驱动显示系统作具体阐述。<实施例>如图1所示,本实施例中基于8080总线的拼接大屏同步驱动显示系统包括:用户应用端、8080总线及接口、MCU控制单元以及拼接屏显示端。用户应用端用于提供视频信息。拼接屏显示端由若干单屏拼接组成,用于显示视频信息。8080总线及接口用于拼接屏显示端与MCU控制单元之间、用户应用端与MCU控制单元之间以及若干单屏之间的数据连接。在系统中,通过MCU控制单元运行的计算机软件程序来对输入信号进行检测、跟踪和识别,以实现对8080总线上的命令和数据的同步分流,并对拼接屏显示端进行驱动显示控制,从而达到了单屏的视频信息与用户端的视频信息保持同步显示的效果。8080接口包含片选信号CS、数据和指令控制接口DC、写数据控制接口WR、读数据控制接口RD、复位信号接口RST以及数据总线接口BD,当中除片选信号CS信号接口外,其余各控制信号的8080接口均共享同一8080总线。拼接屏显示端由N个单屏拼接组成,单屏的分辨率为H×V。MCU控制单元对输入信号进行检测的单个同步检测的周期Tdet满足:Tdet<Tin(2)式中,Tin表示输入信号的周期;H×V为单屏的分辨率;N为构成拼接屏显示端的单屏数量;fv为视频信号的帧频。单个同步检测的周期Tdet内的周期数量Num满足:Num<Num*(4)式中,Num*表示输入信号的周期内的周期数量;H×V为单屏的分辨率;N为构成拼接屏显示端的单屏数量;fv为视频信号的帧频;fcpu为CPU工作的最高频率。当单个同步检测的周期Tdet内的周期数量Num越小,则同步性能越高。本实施例中基于8080总线的拼接大屏同步驱动显示系统,其特征在于:该系统运行按照以下步骤运行:步骤一,MCU控制单元通过接口扫描方式,对接口信号进行实时检测、跟踪,并识别8080总线上的命令和数据信号;步骤二,MCU控制单元根据所述拼接屏显示端中每个单屏的相应位置,对命令和数据信息做同步分流并驱动各单屏显示,从而现拼接大屏同步显示。系统同步WR信号的工作过程通过下述具体例子阐述:例如拼接屏显示端由N=2个单屏拼接组成,单屏的分辨率为H×V=160RGB×120时,则整个显示分辨率为160RGB×240。在播放视频的情况下,输入视频信号的帧频fv≥25HZ,则输入的WR信号的频率fwr_in≥160×240×25=960KHz,则WR信号的周期Twr_in=1041ns。这就要求系统单个同本文档来自技高网...

【技术保护点】
1.一种基于8080总线的拼接大屏同步驱动显示系统,其特征在于,包括:用户应用端、8080总线及接口、MCU控制单元以及拼接屏显示端,/n其中,所述用户应用端用于提供视频信息;/n所述拼接屏显示端由若干单屏拼接组成,用于显示视频信息;/n所述8080总线及接口用于所述拼接屏显示端与所述MCU控制单元之间、所述用户应用端与MCU控制单元之间以及若干单屏之间的数据连接;/n所述MCU控制单元对输入信号进行检测、跟踪和识别,以实现对8080总线上的命令和数据的同步分流,并对所述拼接屏显示端进行驱动显示控制。/n

【技术特征摘要】
1.一种基于8080总线的拼接大屏同步驱动显示系统,其特征在于,包括:用户应用端、8080总线及接口、MCU控制单元以及拼接屏显示端,
其中,所述用户应用端用于提供视频信息;
所述拼接屏显示端由若干单屏拼接组成,用于显示视频信息;
所述8080总线及接口用于所述拼接屏显示端与所述MCU控制单元之间、所述用户应用端与MCU控制单元之间以及若干单屏之间的数据连接;
所述MCU控制单元对输入信号进行检测、跟踪和识别,以实现对8080总线上的命令和数据的同步分流,并对所述拼接屏显示端进行驱动显示控制。


2.如权利要求1所述的基于8080总线的拼接大屏同步驱动显示系统,其特征在于:
其中,8080接口包含片选信号CS、数据和指令控制接口DC、写数据控制接口WR、读数据控制接口RD、复位信号接口RST以及数据总线接口BD,当中除所述片选信号CS信号接口外,其余各8080接口均共享同一8080总线。


3.如权利要求1所述的基于8080总线的拼接大屏同步驱动显示系统,其特征在于:
其中,所述MCU控制单元对输入信号进行检测的单个同步检测的周期Tdet满足:



Tdet<T...

【专利技术属性】
技术研发人员:刘红刘明李宁秦迪罗亮
申请(专利权)人:上海济丽信息技术有限公司
类型:发明
国别省市:上海;31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1