逻辑电路制造技术

技术编号:25233620 阅读:45 留言:0更新日期:2020-08-11 23:20
一种用于与可更换打印装置部件相关联的逻辑电路封装包括:逻辑和串行数据总线接口,其中,所述串行数据总线接口用于与打印装置的串行数据总线进行接口连接,并且其中,响应于经由连接到所述串行数据总线接口的串行数据总线发送到所述逻辑电路封装的第一命令,所述逻辑对于基于所述时间段的持续时间在所述串行数据总线上生成低电压条件并在所述持续时间之后返回到所述串行数据总线上的默认电压条件,所述第一命令包括时间段。

【技术实现步骤摘要】
【国外来华专利技术】逻辑电路
技术介绍
如内部集成电路(本文所采用的这种I2C,或I2C标记)协议和串行外设接口(SRI)协议等串行数据总线协议允许至少一个‘主’集成电路(IC)例如经由总线与至少一个‘从’IC通信。I2C和其他通信协议根据时钟周期传送数据。例如,可以生成电压信号,其中电压的值与数据相关联。例如,高于x的电压值可以指示逻辑“1”,而低于x伏的电压值可以指示逻辑“0”,其中x是预定数值。通过在一系列时钟周期的每个周期中生成适当的电压,可以经由总线或另一通信链路传送数据。一些2D和3D打印系统包括一个或多个可更换打印装置部件,如打印材料容器(例如,喷墨盒、墨粉盒、油墨供应、构建材料供应等)、喷墨打印头组件等。在一些示例中,与一个或多个可更换打印装置部件相关联的逻辑电路与安装有这些可更换打印装置部件的打印装置的逻辑电路进行通信,例如,传送如其身份、性能、状态等信息。在一些示例中,这些通信利用I2C通信。在这样的示例中,通常可以将主IC提供为打印装置(可以称为‘主机’)的一部分,并且可更换打印装置部件将包括‘从’IC,但不必在所有示例中如此。可能存在连接到I2C通信链路本文档来自技高网...

【技术保护点】
1.一种方法,包括:/n响应于经由串行数据总线发送到与可更换打印装置部件相关联的逻辑电路的地址的第一命令,由所述逻辑电路对于基于第一时间段的第一持续时间在所述串行数据总线上生成低电压条件,其中,所述第一命令指定所述第一时间段;以及/n响应于在不同的时间点经由所述串行数据总线发送到同一逻辑电路的同一地址的另一个第一命令,由所述逻辑电路对于基于第二时间段的相应不同持续时间在所述串行数据总线上生成所述低电压条件,其中,所述另一个第一命令指定与所述第一时间段不同的所述第二时间段。/n

【技术特征摘要】
【国外来华专利技术】20181203 US PCT/US2018/0636331.一种方法,包括:
响应于经由串行数据总线发送到与可更换打印装置部件相关联的逻辑电路的地址的第一命令,由所述逻辑电路对于基于第一时间段的第一持续时间在所述串行数据总线上生成低电压条件,其中,所述第一命令指定所述第一时间段;以及
响应于在不同的时间点经由所述串行数据总线发送到同一逻辑电路的同一地址的另一个第一命令,由所述逻辑电路对于基于第二时间段的相应不同持续时间在所述串行数据总线上生成所述低电压条件,其中,所述另一个第一命令指定与所述第一时间段不同的所述第二时间段。


2.根据前一权利要求所述的方法,进一步包括:在所述时间段之后,去除所述低电压条件,使得所述串行数据总线呈现不同电压状态或条件、高电压状态或条件和/或默认电压状态或条件。


3.根据前一权利要求所述的方法,进一步包括:启用延迟电路,所述延迟电路被配置为对于基于所接收的时间段的不同时间段维持所述低电压条件。


4.根据权利要求2或3所述的方法,包括:在不监测所述时间段的所述持续时间的情况下生成和去除所述低电压条件。


5.根据权利要求2至4中任一项所述的方法,包括:使用计时器来维持所述低电压条件。


6.根据权利要求2至5中任一项所述的方法,包括:对于基本上在所述命令中的相应一个命令中所指定的时间段的持续时间,在所述串行数据总线上生成所述低电压条件。


7.根据除权利要求4以外的任一前述权利要求所述的方法,包括:监测所述低电压条件。


8.根据任一前述权利要求所述的方法,包括:在所述串行数据总线的串行数据线上生成所述低电压条件。


9.根据任一前述权利要求所述的方法,其中,所述低电压条件的所述持续时间包括至少一个采样周期,其中,在所述采样周期期间通过打印装置的处理电路来执行采样。


10.根据任一前述权利要求所述的方法,其中,生成所述低电压条件与所述串行数据总线上没有时钟信号的状态一致。


11.根据任一前述权利要求所述的方法,其中,所述第一命令包括指示写命令的标识字段和停止条件的指示,
所述方法进一步包括:在接收到所述停止条件的所述指示之后,由所述逻辑电路在所述串行数据总线上生成低电压条件。


12.根据权利要求11所述的方法,进一步包括:在所述持续时间之后,响应于读/写命令,由所述逻辑电路执行读/写操作。


13.根据任一前述权利要求所述的方法,其中,所述低电压条件的电压值指示所述可更换打印装置部件在打印装置中的位置。


14.一种用于与可更换打印装置部件相关联的逻辑电路封装,所述逻辑电路封装包括:
逻辑和串行数据总线接口,
其中,所述串行数据总线接口用于与打印装置的串行数据总线进行接口连接,并且
其中,响应于经由连接到所述串行数据总线接口的所述串行数据总线发送到所述逻辑电路封装的第一命令,所述逻辑对于基于时间段的持续时间在所述串行数据总线上生成低电压条件,并在所述持续时间之后返回到所述串行数据总线上的默认电压条件,所述第一命令包括所述时间段。


15.根据权利要求14所述的逻辑电路封装,其中,所述逻辑被配置为对于基于所接收的相应不同时间段的不同持续时间生成所述低电压条件。


16.根据权利要求14或15所述的逻辑电路封装,其中,响应于经由连接到所述串行数据总线接口的所述串行数据总线发送到所述逻辑电路封装的另一个第一命令,所述逻辑对于基于第二时间段的第二持续时间在所述串行数据总线上生成低电压条件,并在所述第二持续时间之后返回到所述串行数据总线上的默认电压,所述另一个第一命令包括不同于所述第一时间段的所述第二时间段,所述第二持续时间不同于所述第一持续时间。


17.根据权利要求14至16中任一项所述的逻辑电路封装,包括:开关,所述开关用于在基于所接收的时间段的持续时间之后返回到所述默认电压。


18.根据权利要求14至17中任一项所述的逻辑电路封装,其中,所述逻辑被配置为在所述低电压条件期间不对命令进行响应。


19.根据权利要求14至18中任一项所述的逻辑电路封装,
所述逻辑包括用于在所述串行数据总线上生成低电压条件的多个延迟电路,
每个延迟电路与特征持续时间相关联,使得所述多个延迟电路中的不同延迟电路与不同持续时间相关联,其中
所述逻辑用于基于所接收的时间段选择延迟电路。


20.根据权利要求14至19中任一项所...

【专利技术属性】
技术研发人员:S·D·潘欣S·A·林恩
申请(专利权)人:惠普发展公司有限责任合伙企业
类型:发明
国别省市:美国;US

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1