一种兼顾DC-DC调光线性度和效率的电路制造技术

技术编号:25203290 阅读:46 留言:0更新日期:2020-08-07 21:30
本实用新型专利技术公开了一种兼顾DC‑DC调光线性度和效率的电路,包括DC‑DC芯片U1、电位器U3和主控器U4,主控器U4分别与电位器U3和DC‑DC芯片U1连接,DC‑DC芯片U1与电位器U3连接,DC‑DC芯片U1分别与LED+端和LED‑端连接。本实用新型专利技术通过主控器U4的IO端调节电位器U3的阻值进而调节DC‑DC芯片U1的开关频率,当PWM占空比占比较大的时候降低DC‑DC芯片U1的开关频率达到高效率的目的;本实用新型专利技术当PWM占空比占比较小的时候提高DC‑DC芯片U1的开关频率达到更好的调光线性度的目的;本实用新型专利技术通过上面两种方式的结合实现兼顾DC‑DC调光线性度和效率的目的。

【技术实现步骤摘要】
一种兼顾DC-DC调光线性度和效率的电路
本技术属于单片机控制
,具体涉及一种兼顾DC-DC调光线性度和效率的电路。
技术介绍
在现有DC-DC调光技术中,我们始终逃不过调光线性度和效率互相矛盾的问题,因为这两个参数是相互影响的。为了提供灯具的可靠性和寿命、通常的做法是降低灯具的整体温度和提高电源的效率。而有些应用场合需要很好的调光线性度,那么就需要提高DC-DC的开关频率来达到目的,而开关频率的提高会增加DC-DC内部MOS的开关损耗,从而降低了整灯的电源效率和升高了发热量。目前技术存在以下不足:1、不能兼顾调光线性度和效率;2、DC-DC不能动态可控的调整开关频率。
技术实现思路
本技术的目的在于提供一种兼顾DC-DC调光线性度和效率的电路,以解决上述
技术介绍
中提出的问题。本技术提供的一种兼顾DC-DC调光线性度和效率的电路,具有兼顾DC-DC调光线性度和效率的特点。为实现上述目的,本技术提供如下技术方案:一种兼顾DC-DC调光线性度和效率的电路,包括DC-DC芯片U1、电位器U3和主控器U4,主控器U4分别与电位器U3和DC-DC芯片U1连接,DC-DC芯片U1与电位器U3连接,DC-DC芯片U1分别与LED+端和LED-端连接。在本技术中进一步地,所述DC-DC芯片U1的1脚与电感L1连接,电感L1的另一端与LED-端连接,DC-DC芯片U1的3脚与LED+端连接,LED+端与LED-端之间并联有电容C1。在本技术中进一步地,所述DC-DC芯片U1的1脚还与二极管D1连接,二极管D1的另一端分别与电阻R1和DC-DC芯片U1的2脚连接,电阻R1的另一端与DC-DC芯片U1的3脚连接。在本技术中进一步地,所述DC-DC芯片U1的3脚与电源输入端V-IN端连接。在本技术中进一步地,所述DC-DC芯片U1的3脚还与电容C2连接,电容C2的另一端分别与电容C3以及接地端连接,电容C3的另一端与DC-DC芯片U1的5脚连接。在本技术中进一步地,所述DC-DC芯片U1的4脚与主控器U4的PWM端连接。在本技术中进一步地,所述电位器U3的1脚与DC-DC芯片U1的6脚连接,电位器U3的2脚与主控器U4的IO端连接,电位器U3的3脚与接地端连接。在本技术中进一步地,所述DC-DC芯片U1的10脚与电阻R2连接,DC-DC芯片U1的7脚与电容C4连接,电阻R2的另一端、电容C4的另一端、DC-DC芯片U1的9脚以及DC-DC芯片U1的8脚分别与接地端连接。在本技术中进一步地,所述的兼顾DC-DC调光线性度和效率的电路的实现方法,包括以下步骤:(一)、PWM调光频率为10K,调光级数为100级,占空比为2%和80%;(二)、通过计算得出:在PWM占空比为2%时的单个导通时间T1=1s/10000/100*2=2uS,在T1时间内,DC-DC芯片U1至少要做三次开关动作,来满足调光线性度的要求,通过计算得出:在PWM占空比为2%时,DC-DC芯片U1的开关频率F1=1s/(2uS/3)=166.666K;(三)、在PMW占空比为80%时的单个导通时间T2=1s/10000/100*80=80uS,在T2时间内,DC-DC芯片U1至少要做三次开关动作,来满足调光线性度的要求,通过计算得出:在PWM占空比为80%时,DC-DC芯片U1的开关频率F2=1s/(80uS/3)=4.166K;(四)、通过上面的计算,根据预知的调光频率、调光技术算出需要的开关频率范围,再通过调整电位器U3的阻值来动态调整DC-DC芯片U1的开关频率;(五)、在占空比为2%时,通过主控器U4的IO端来控制电位器U3的阻值减小,提高DC-DC芯片U1的开关频率>166.666K,用于满足调光线性度的要求;在占空为80%时,通过主控器U4的IO端来控制电位器U3的阻值增大,减小DC-DC芯片U1的开关频率>4.166K,达到减少MOS管的开关损耗来调高DC-DC效率的目的。在本技术中进一步地,所述的兼顾DC-DC调光线性度和效率的电路的实现方法,所述DC-DC芯片U1的1脚与电感L1连接,电感L1的另一端与LED-端连接,DC-DC芯片U1的3脚与LED+端连接,LED+端与LED-端之间并联有电容C1,DC-DC芯片U1的1脚还与二极管D1连接,二极管D1的另一端分别与电阻R1和DC-DC芯片U1的2脚连接,电阻R1的另一端与DC-DC芯片U1的3脚连接,DC-DC芯片U1的3脚与电源输入端V-IN端连接,DC-DC芯片U1的3脚还与电容C2连接,电容C2的另一端分别与电容C3以及接地端连接,电容C3的另一端与DC-DC芯片U1的5脚连接,DC-DC芯片U1的4脚与主控器U4的PWM端连接,电位器U3的1脚与DC-DC芯片U1的6脚连接,电位器U3的2脚与主控器U4的IO端连接,电位器U3的3脚与接地端连接,DC-DC芯片U1的10脚与电阻R2连接,DC-DC芯片U1的7脚与电容C4连接,电阻R2的另一端、电容C4的另一端、DC-DC芯片U1的9脚以及DC-DC芯片U1的8脚分别与接地端连接。与现有技术相比,本技术的有益效果是:1、本技术通过主控器U4的IO端调节电位器U3的阻值进而调节DC-DC芯片U1的开关频率,当PWM占空比占比较大的时候降低DC-DC芯片U1的开关频率达到高效率的目的;2、本技术当PWM占空比占比较小的时候提高DC-DC芯片U1的开关频率达到更好的调光线性度的目的;3、本技术通过上面两种方式的结合实现兼顾DC-DC调光线性度和效率的目的。附图说明图1为本技术的电路结构示意图;图2为本技术根据开关频率和电阻的对应关系得到对应阻值和开关频率的关系图;具体实施方式下面将结合本技术实施例中的附图,对本技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本技术一部分实施例,而不是全部的实施例。基于本技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本技术保护的范围。实施例请参阅图1-2,本技术提供以下技术方案:一种兼顾DC-DC调光线性度和效率的电路,包括DC-DC芯片U1、电位器U3和主控器U4,主控器U4分别与电位器U3和DC-DC芯片U1连接,DC-DC芯片U1与电位器U3连接,DC-DC芯片U1分别与LED+端和LED-端连接。进一步地,所述DC-DC芯片U1的1脚与电感L1连接,电感L1的另一端与LED-端连接,DC-DC芯片U1的3脚与LED+端连接,LED+端与LED-端之间并联有电容C1。进一步地,所述DC-DC芯片U1的1脚还与二极管D1连接,二极管D1的另一端分别与电阻R1和DC-DC芯片U1的2脚连接,电阻R1的另本文档来自技高网...

【技术保护点】
1.一种兼顾DC-DC调光线性度和效率的电路,其特征在于:包括DC-DC芯片U1、电位器U3和主控器U4,主控器U4分别与电位器U3和DC-DC芯片U1连接,DC-DC芯片U1与电位器U3连接,DC-DC芯片U1分别与LED+端和LED-端连接,电位器U3的1脚与DC-DC芯片U1的6脚连接,电位器U3的2脚与主控器U4的IO端连接。/n

【技术特征摘要】
1.一种兼顾DC-DC调光线性度和效率的电路,其特征在于:包括DC-DC芯片U1、电位器U3和主控器U4,主控器U4分别与电位器U3和DC-DC芯片U1连接,DC-DC芯片U1与电位器U3连接,DC-DC芯片U1分别与LED+端和LED-端连接,电位器U3的1脚与DC-DC芯片U1的6脚连接,电位器U3的2脚与主控器U4的IO端连接。


2.根据权利要求1所述的一种兼顾DC-DC调光线性度和效率的电路,其特征在于:所述DC-DC芯片U1的1脚与电感L1连接,电感L1的另一端与LED-端连接,DC-DC芯片U1的3脚与LED+端连接,LED+端与LED-端之间并联有电容C1。


3.根据权利要求2所述的一种兼顾DC-DC调光线性度和效率的电路,其特征在于:所述DC-DC芯片U1的1脚还与二极管D1连接,二极管D1的另一端分别与电阻R1和DC-DC芯片U1的2脚连接,电阻R1的另一端与DC-DC芯片U1的3脚连接。


4.根据权利要求3所述的一种兼顾DC-...

【专利技术属性】
技术研发人员:王彪朱春强雷海涛张统
申请(专利权)人:瑞金市得明光电科技有限公司
类型:新型
国别省市:江西;36

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1