超导接口异步采集装置制造方法及图纸

技术编号:24937710 阅读:53 留言:0更新日期:2020-07-17 20:52
本发明专利技术提供一种超导接口异步采集装置,该装置包括:RDFF、第一NDRO以及控制模块,其中RDFF包括:数据输入端,用于接收外部输入数据;时钟输入端,用于接收使能信号,RDFF根据使能信号控制RDFF的数据输出;以及数据输出端,用于将其输出信号输出至第一NDRO的数据输入端;第一NDRO包括:数据输入端,用于接收RDFF输出的数据;以及时钟输入端,用于接收第一时钟信号;其中第一NDRO基于使能信号和第一时钟信号将从RDFF所接收的数据进行输出;控制模块用于接收外部清零信号,并且根据外部清零信号和第一时钟信号生成控制信号,传输到RDFF的重置端。

【技术实现步骤摘要】
超导接口异步采集装置
本专利技术涉及数据采集装置,特别涉及一种基于超导高速单磁通量子技术的超导接口异步采集装置。
技术介绍
超导高速单磁通量子(RSFQ)电路技术及其低功耗衍生物有望成为具有超低功耗和超高速计算的下一代电子电路技术。基于RSFQ技术的电路不同于传统的半导体电路,前者使用脉冲传输表述信息,而后者则使用高低电平。RSFQ电路的有源器件为约瑟夫森结,无源器件为电感。而CMOS电路使用晶体管作为有源器件,电容作为无源器件。目前已经基于RSFQ技术设计了全新的超导器件,例如AND、XOR、NOT、confluencebuffer(CB)、DFF和Splitter等,它们均由约瑟夫森结构成。其中对于1-2的Splitter,本文称为SPL。在基于超导高速单磁通量子技术的计算机体系结构设计中,超导处理器等器件需要接受外部信号,且该外部信号只能是脉冲信号,因此可能会因为杂波问题导致接收到错误信号。杂波例如可以是规律的输入脉冲信号中一段不稳定的信号(例如外部信号前期不稳定或者中间受到干扰),或者可以是在微处理器体系结构中,在流水线传输中由本文档来自技高网...

【技术保护点】
1.一种超导接口异步采集装置,所述装置包括:RDFF、第一NDRO以及控制模块,其中/n所述RDFF包括:数据输入端,用于接收外部输入数据;时钟输入端,用于接收使能信号,所述RDFF根据所述使能信号控制所述RDFF的数据输出;以及数据输出端,用于将其输出信号输出至所述第一NDRO的数据输入端;/n所述第一NDRO包括:数据输入端,用于接收所述RDFF输出的数据;以及时钟输入端,用于接收第一时钟信号;其中所述第一NDRO基于所述使能信号和所述第一时钟信号将从所述RDFF所接收的数据进行输出;/n所述控制模块用于接收外部清零信号,并且根据所述外部清零信号和所述第一时钟信号生成控制信号,传输到所述R...

【技术特征摘要】
1.一种超导接口异步采集装置,所述装置包括:RDFF、第一NDRO以及控制模块,其中
所述RDFF包括:数据输入端,用于接收外部输入数据;时钟输入端,用于接收使能信号,所述RDFF根据所述使能信号控制所述RDFF的数据输出;以及数据输出端,用于将其输出信号输出至所述第一NDRO的数据输入端;
所述第一NDRO包括:数据输入端,用于接收所述RDFF输出的数据;以及时钟输入端,用于接收第一时钟信号;其中所述第一NDRO基于所述使能信号和所述第一时钟信号将从所述RDFF所接收的数据进行输出;
所述控制模块用于接收外部清零信号,并且根据所述外部清零信号和所述第一时钟信号生成控制信号,传输到所述RDFF的重置端。


2.根据权利要求1所述的超导接口异步采集装置,所述控制模块包括第二NDRO以及DFF,其中,
所述第二NDRO包括:数据输入端,用于接收所述外部清零信号;时钟输入端,用于接收所述第一时钟信号;数据输出端,用于将其输出信号输出到所述DFF的数据输入端以及所述RDFF的重置端;其中,所述第二NDRO基于所述第一时钟信号以及所述外部清零信号控制所述第二NDRO的输出;
所述DFF包括:数据输入端,用于接收来自所述第二NDRO的输出信号;时钟输入端,用于接收第二时钟信号;以及数据输出端,用于将其输出信号输出到所述第二NDRO的重置端;其中所述DFF根据所述第二时钟信号以及所述数据输入端接收的信号控制所述DFF的数据输出。


3.根据权利要求1所述的超导接口异步采集装置,还包括第一SPL,所述第一SPL包括:数据输入端,用于接收外部使能信号;以及两个数据输出端,用于将所述使能信号分别输出到所述RDFF的时钟输入端以及所述第一NDRO的重置端。


4.根据权利要求2所...

【专利技术属性】
技术研发人员:张志敏唐光明付荣亮张阔中
申请(专利权)人:中国科学院计算技术研究所
类型:发明
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1