【技术实现步骤摘要】
一种基于AHB总线接口的低功耗指令缓存方法及装置
本申请实施例涉及缓存
,尤其涉及一种基于AHB总线接口的低功耗指令缓存方法及装置。
技术介绍
在MCU芯片中,指令缓存(ICACHE)是使用预取的方式,预判CPU后面将要反复取的指令,提前将其放到SRAM中。由于SRAM的执行速度较快,可以在单个时钟周期内完成,这样在CPU反复取此指令时,整个系统的执行效率将大大增强。传统ICACHE的设计方法是一个WAY对应一块SRAM,多个WAY将对应多块SRAM,在CPU发起每个取指令操作时,ICACHE同时读取每个WAY对应的SRAM和TAG_SRAM,判断其是否命中和当前指令所处于哪一块WAY_SRAM中,再根据命中结果选择将已经读取出的WAY_SRAM的数据返回给CPU。此类ICACHE虽能提高系统的执行效率,但是由于每次取指令操作都将同时读取多个WAY_SRAM,将会使MCU芯片的功耗加大。
技术实现思路
本申请实施例提供一种基于AHB总线接口的低功耗指令缓存方法及装置,以降低MCU芯片 ...
【技术保护点】
1.一种基于AHB总线接口的低功耗指令缓存方法,其特征在于,包括:/n响应于CPU的取指令访问,对CPU访问地址指令对应的WAY进行预判,并从WAY_SRAM读取对应WAY中的指令数据,其中多个所述WAY存储于同一所述WAY_SRAM中;/n基于TAG_SRAM中读取出的TAG_DATA与CPU访问地址确定对WAY的预判是否正确;/n若判断正确,直接向CPU返回所述指令数据;/n若判断错误,根据TAG_DATA读取对应WAY中的指令数据,并向CPU返回所述指令数据。/n
【技术特征摘要】
1.一种基于AHB总线接口的低功耗指令缓存方法,其特征在于,包括:
响应于CPU的取指令访问,对CPU访问地址指令对应的WAY进行预判,并从WAY_SRAM读取对应WAY中的指令数据,其中多个所述WAY存储于同一所述WAY_SRAM中;
基于TAG_SRAM中读取出的TAG_DATA与CPU访问地址确定对WAY的预判是否正确;
若判断正确,直接向CPU返回所述指令数据;
若判断错误,根据TAG_DATA读取对应WAY中的指令数据,并向CPU返回所述指令数据。
2.根据权利要求1所述的基于AHB总线接口的低功耗指令缓存方法,其特征在于,所述响应于CPU的取指令访问,对CPU访问地址指令对应的WAY进行预判,并从WAY_SRAM读取对应WAY中的指令数据,包括:
响应于CPU的取指令访问,从WAY-REG寄存器中确定上一次访问的WAY信息,所述WAY-REG寄存器记录有上一次CPU取指令访问对应的WAY信息;
基于所述WAY信息,从所述WAY_SRAM中读取对应WAY中的指令数据。
3.根据权利要求2所述的基于AHB总线接口的低功耗指令缓存方法,其特征在于,所述若判断错误,根据TAG_DATA读取对应WAY中的指令数据,并向CPU返回所述指令数据之后,还包括:
对所述WAY-REG寄存器中记录的WAY信息进行更新。
4.根据权利要求3所述的基于AHB总线接口的低功耗指令缓存方法,其特征在于,所述对所述WAY-REG寄存器中记录的WAY信息进行更新,包括:
基于WAY_Change_Logic,确定TAG_SRAM中读取出的TAG_DATA所对应的WAY;
基于所述WAY,对所述WAY-REG寄存器中记录的WAY信息进行更新。
5.根据权利要求1所述的基于AHB总线接口的低功耗指令缓存方法,其特征在于,所述若判断错误,根据TAG_DATA读取对应WAY中的指令数据,并向CPU返回所述指令数据,包括:
若判断错误...
【专利技术属性】
技术研发人员:王锐,张良臣,李建军,李岳峥,
申请(专利权)人:广芯微电子广州股份有限公司,
类型:发明
国别省市:广东;44
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。