辐照加速器幅相控制系统技术方案

技术编号:24782592 阅读:94 留言:0更新日期:2020-07-04 21:06
本实用新型专利技术公开了一种辐照加速器幅相控制系统,包含有FPGA、第一加速器、第一步进电机、辐照加速器和一对微波产生传输单元,所述微波产生传输单元分别与所述FPGA和第一加速器连接;所述微波发生传输单元连接有锁频单元。通过在磁控管控制系统中加入锁频技术,并将该锁频技术与大功率合成技术、数字技术结合,实现对加速器的幅度、相位、频率进行有效的控制。

【技术实现步骤摘要】
辐照加速器幅相控制系统
本技术涉及辐照应用领域,具体涉及辐照加速器幅相控制系统。
技术介绍
辐照加工技术具有穿透能力强、能耗低、安全和无污染等优点,在食品辐照领域应用日益广泛。但是我国农产品食品专用加速器控制方法落后,同时现阶段辐照加速器的控制属于技术难点,传统的控制系统也不稳定,影响了辐照加速器的应用。公开于该
技术介绍
部分的信息仅仅旨在加深对本技术的总体
技术介绍
的理解,而不应当被视为承认或以任何形式暗示该信息构成已为本领域技术人员所公知的现有技术。
技术实现思路
为解决上述技术问题,本技术提出了辐照加速器幅相控制系统,通过在磁控管控制系统中加入锁频技术,并将该锁频技术与大功率合成技术、数字技术结合,实现对加速器的幅度、相位、频率进行有效的控制。为达到上述目的,本技术的技术方案如下:一种辐照加速器幅相控制系统,包含有FPGA、第一加速器、第一步进电机、辐照加速器和一对微波产生传输单元,所述微波产生传输单元分别与所述FPGA和第一加速器连接;所述FPGA、第一步进电机和辐照加速器依次连接;两个微波产生传输单元通过环形器A/C连接,所述微波产生传输单元包含有依次连接的磁控管、激励腔、第一波导耦合器、功合器和第二波导耦合器,所述环形器A/C设置在所述第一波导耦合器和功合器之间;所述磁控管与所述FPGA连接;所述微波发生传输单元连接有锁频单元,所述锁频单元包含有信号源,所述信号源发出的信号依次经过下变频、放大器和滤波器进入到FPGA,由FPGA处理后经过上变频、放大器、滤波器注入到SSA中,经过SSA放大后依次通过环形器B/D、环形器A/C、第一波导耦合器、激励腔到磁控管,形成对磁控管的锁频。作为优选的,所述微波发生传输单元还连接有微波测试单元,所述微波测试单元包含有功率计、频谱仪和网络分析仪,所述功率计、频谱仪和网络分析仪通过功分器与所述第一波导耦合器实现连接。作为优选的,所述微波测试单元采用GPIB卡实现通讯,所述微波测试单元通过I/OServer接口技术与EPICS测控界面进行数据交互。本技术具有如下优点:本技术提出的辐照加速器幅相控制系统,通过在磁控管控制系统中加入锁频技术,并将该锁频技术与大功率合成技术、数字技术结合,实现对加速器的幅度、相位、频率进行有效的控制。附图说明为了更清楚地说明本技术实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍。图1为本技术实施例公开的辐照加速器幅相控制系统的框架原理图;具体实施方式下面将结合本技术实施例中的附图,对本技术实施例中的技术方案进行清楚、完整地描述。本技术提供了辐照加速器幅相控制系统,其工作原理是通过在磁控管控制系统中加入锁频技术,并将该锁频技术与大功率合成技术、数字技术结合,实现对加速器的幅度、相位、频率进行有效的控制。下面结合实施例和具体实施方式对本技术作进一步详细的说明。再如图1所示:首先,打开微博发生器,使其中的磁控管1/2输出所需功率信号M_sig1/2,M_sig1/2依次通过激励腔1/2,第一波导耦合器1/2,环形A/C、功合器和波导耦合器3注入第一加速器中;然后在系统开环状态下:第二步进电机1/2转过一定的步数(第二步进电机1/2作用于磁控管1/2的频率调谐机构,使得磁控管输出频率达到2856MHz),此时从频谱仪1/2上可以看出磁控管工作在多频点。系统加入了磁控管1/2注入锁频系统。信号源1/2提供注入锁频系统的反注入信号S_sig1/2,S_sig1/2依次通过下变频、放大器和滤波器输出被采样进入FPGA,经FPGA内部处理后输出信号r_sig1/2,r_sig1/2通过上变频、放大器和滤波器输入到SSA_1/2,信号经依SSA_1/2放大后依次经过耦合器1/2,环形器B/D、环形器A/C、波导耦合器1/2和激励腔1/2反注入到磁控管1/2,达到对磁控管1/2注入锁频的目的。使得磁控管1/2输出频率保持在2856MHz±10kHz之内,此时从频谱仪1/2上可以看出磁控管基本工作在单频点。随后,上位机发送命令使系统处于闭环状态:磁控管1/2产生的输出信号M_sig1/2依次通过激励腔1/2、第一波导耦合器1/2、功分器1/2输出两路信号A_sig1/2和B_sig1/2,A_sig1/2依次通过高Q腔1/2,下变频,放大器和滤波器被IQ采样进入FPGA内部,B_sig1/2依次通过下变频,放大器和滤波器被IQ采样进入FPGA内部,两路信号在FPGA内部作相位比较。根据相位差计算出步进电机1/2需要转动的步数,FPGA产生脉冲信号控制第二步进电机1/2转过对应的步数,步进电机1/2作用于磁控管1/2的频率调谐机构,使磁控管输出频率稳定在2856MHz±0.5kHz。磁控管1/2的输出信号M_sig1/2依次通过激励腔1/2、波导耦合器1/2和和环形器A和C输出两路信号c_sig1/2,两路信号通过功合器输出信号C1_sig,C1_sig通过波导耦合器3产生两路信号C_sig和D_sig,C_sig依次经过下变频,放大器和滤波器被I/Q采样进入FPGA,D_sig依次经过加速器,下变频,放大器和滤波器被I/Q采样进入FPGA,两路信号在FPGA内部作相位比较,根据相位差计算出第一步进电机需要转动的步数,最后,FPGA产生脉冲信号控制步进电机3转过对应的步数,步进电机3作用于辐照加速器频率调谐机构,使得加速器输出频率稳定在2856MHz±0.5kHz。如果功率合成的两路信号c_sig1和c_sig2相位差很大,则功率合成效率很低,为了满足加速器注入功率要求,需要控制c_sig1和c_sig2的相位差稳定在小范围内。上位机设定参考相位,磁控管1/2输出信号M_sig1/2,在FPGA内部,FPGA将M_sig1和M_sig1的相位与参考相位作比较处理计算出相位差φ,则S_sig1/2需要调节的相位为φ,因为磁控管注入锁频即注入锁相,通过调节反注入信号的相位可以调节磁控管输出信号的相位,信号源1/2输出信号S_sig1/2,S_sig1/2经过射频前端处理后被I/Q采样进入FPGA,FPGA调节S_sig1/2的相位改变φ,然后经过I/Q调制输出,输出信号R_sig1/2经过射频前端处理输入到SSA_1/2,SSA_1/2将R_sig1/2放大输出,依次通过环形器B/D、环形器A/C、波导耦合器1/2和激励腔1/2反注入到磁控管1/2,控制c_sig1和c_sig2的相位差稳定在±0.3°以内。微波仪器测试单元主要监测磁控管1/2的输出功率和频率的稳定性以及功率合成的效率。微波仪器测试单元采用GPIB卡通讯,其后台程序基于Labview程序编写,通过I/0Server接口技术与EPICS测控界面进行数据交互。固态放大器、流量计、和微波发生器通过串口与上本文档来自技高网...

【技术保护点】
1.一种辐照加速器幅相控制系统,其特征在于,包含有FPGA、第一加速器、第一步进电机、辐照加速器和一对微波产生传输单元,所述微波产生传输单元分别与所述FPGA和第一加速器连接;/n所述FPGA、第一步进电机和辐照加速器依次连接;/n两个微波产生传输单元通过环形器A/C连接,所述微波产生传输单元包含有依次连接的磁控管、激励腔、第一波导耦合器、功合器和第二波导耦合器,所述环形器A/C设置在所述第一波导耦合器和功合器之间;所述磁控管与所述FPGA连接;/n所述微波发生传输单元连接有锁频单元,所述锁频单元包含有信号源,所述信号源发出的信号依次经过下变频、放大器和滤波器进入到FPGA,由FPGA处理后经过上变频、放大器、滤波器注入到SSA中,经过SSA放大后依次通过环形器B/D、环形器A/C、第一波导耦合器、激励腔到磁控管,形成对磁控管的锁频。/n

【技术特征摘要】
1.一种辐照加速器幅相控制系统,其特征在于,包含有FPGA、第一加速器、第一步进电机、辐照加速器和一对微波产生传输单元,所述微波产生传输单元分别与所述FPGA和第一加速器连接;
所述FPGA、第一步进电机和辐照加速器依次连接;
两个微波产生传输单元通过环形器A/C连接,所述微波产生传输单元包含有依次连接的磁控管、激励腔、第一波导耦合器、功合器和第二波导耦合器,所述环形器A/C设置在所述第一波导耦合器和功合器之间;所述磁控管与所述FPGA连接;
所述微波发生传输单元连接有锁频单元,所述锁频单元包含有信号源,所述信号源发出的信号依次经过下变频、放大器和滤波器进入到FPGA,由FPG...

【专利技术属性】
技术研发人员:张鹏蛟钦杰孙安李俊周周博文侯瑞张力平李文亮
申请(专利权)人:江苏安德信超导加速器科技有限公司
类型:新型
国别省市:江苏;32

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1