【技术实现步骤摘要】
扫描驱动器和具有该扫描驱动器的显示装置本申请要求于2019年2月15日提交的第10-2019-0018064号韩国专利申请、于2018年12月10日提交的第10-2018-0158527号韩国专利申请和于2018年12月28日提交的第10-2018-0172335号韩国专利申请的优先权和权益,所述韩国专利申请出于所有目的通过引用包含于此,如同在这里充分阐述的一样。
专利技术的示例性实施例总体上涉及一种显示装置,更具体地,涉及一种扫描驱动器和具有该扫描驱动器的显示装置。
技术介绍
显示装置包括显示面板、扫描驱动器、数据驱动器和时序控制器等。扫描驱动器通过扫描线向显示面板提供扫描信号。为此,扫描驱动器包括顺序地结合的用于输出扫描信号的级电路,级电路中的每个被构造有待操作的多个氧化物薄膜晶体管。最近,显示装置已经执行了驱动,以通过感测包括在像素电路中的驱动晶体管的阈值电压或迁移率来补偿在像素电路的外部的驱动晶体管的劣化或特性变化。用于显示操作、迁移率感测操作和阈值电压感测操作的扫描方法彼此不同。已经进行了对扫描驱动器和扫描驱动器的级电路的研究,扫描驱动器用于使用这样的各种方法稳定地执行操作。在本
技术介绍
部分中公开的以上信息仅用于理解专利技术构思的
技术介绍
,因此,它可以包含不构成现有技术的信息。
技术实现思路
根据专利技术的示例性实施例构造的装置能够提供通过控制第一驱动节点和第二驱动节点的电压来输出各自具有稳定脉冲的扫描信号和感测信号的扫描驱动器以及具有该扫描驱动器的显示装置。r>专利技术构思的附加特征将在下面的描述中进行阐述,并且部分地将通过该描述而明显,或者可以通过专利技术构思的实践而获知。根据专利技术的一个或更多个示例性实施例,扫描驱动器包括:多个级,所述多个级中的每个级被构造为输出第一扫描信号和第二扫描信号,所述多个级中的每个级包括:第一驱动控制器,被构造为响应于先前的进位信号控制第一节点的电压和第二节点的电压;第二驱动控制器,被构造为基于感测开启信号、后续的进位信号、第一控制时钟信号、第二控制时钟信号、第一节点的电压和采样节点的电压来控制第一驱动节点的电压,并基于采样节点的电压和第一驱动节点的电压控制第二驱动节点的电压;输出缓冲器,被构造为响应于第一节点的电压和第二节点的电压而输出进位信号,并响应于第一驱动节点的电压和第二驱动节点的电压而输出第一扫描信号和第二扫描信号;以及结合控制器,被构造为响应于显示开启信号,将第一节点和第一驱动节点彼此电结合,并且将第二节点和第二驱动节点彼此电结合,其中,第二驱动控制器被构造为响应于第二驱动节点的电压和第三控制时钟信号而将第一驱动节点的电压保持为栅极截止电压,其中,先前的进位信号指来自先前级的进位信号,并且其中,后续的进位信号指来自后续级的进位信号。第二驱动控制器可以包括:第十四晶体管和第十五晶体管,串联结合在输出进位信号的进位输出端子与第一驱动节点之间。第十四晶体管的栅电极可以接收第三控制时钟信号,并且第十五晶体管的栅电极可以结合到第二驱动节点。扫描驱动器可以被构造为在垂直消隐时段中接收栅极导通电压作为第三控制时钟信号,并且保持直到紧接垂直消隐时段的显示时段的部分时段为止。第二驱动控制器可以被构造为响应于第十四晶体管和第十五晶体管导通而使第一驱动节点保持栅极截止电压。第二驱动控制器可以包括:第八晶体管,结合在向其施加后续的进位信号的输入端子与采样节点之间,第八晶体管包括接收感测开启信号的栅电极;第九晶体管和第十晶体管,串联结合在向其施加第一控制时钟信号的第一控制时钟端子与第一驱动节点之间;以及第十一晶体管,结合在输出进位信号的进位输出端子与在第九晶体管和第十晶体管之间的第三节点之间,第十一晶体管包括结合到进位输出端子的栅电极。第九晶体管的栅电极可以结合到采样节点,并且第十晶体管的栅电极可以结合到向其施加第二控制时钟信号的第二控制时钟端子。第二控制时钟信号可以在垂直消隐时段的至少一部分中具有栅极导通电压,并且在显示时段期间保持栅极截止电压。第二控制时钟信号的整个栅极导通电压时段可以与第一控制时钟信号的栅极导通电压时段的至少一部分重叠。第九晶体管的栅电极和第十晶体管的栅电极可以共同结合到采样节点。第八晶体管可以包括:多个第八晶体管,串联结合在输入端子和采样节点之间。所述多个第八晶体管中的每个第八晶体管的栅电极可以共同接收感测开启信号。第二驱动控制器还可以包括:第二十七晶体管,结合在向其供应第一电源的第一电力端子与在所述多个第八晶体管之间的公共节点之间,第二十七晶体管包括结合到采样节点的栅电极。第二驱动控制器还可以包括:电容器,结合在向其施加第二电源的第二电力端子与采样节点之间;第十二晶体管和第十三晶体管,串联结合在向其施加第三电源的第三电力端子与第二驱动节点之间;以及第二十五晶体管,结合在向其供应第一电源的第一电力端子与在第十二晶体管和第十三晶体管之间的中间节点之间,第二十五晶体管包括结合到第二驱动节点的栅电极。第十二晶体管可以包括结合到采样节点的栅电极,并且第十三晶体管可以包括结合到第一驱动节点的栅电极。第一驱动控制器可以包括:第一晶体管,结合在向其施加第一电源的第一电力端子与第一节点之间,第一晶体管包括接收先前的进位信号或扫描起始信号的栅电极;第二晶体管和第三晶体管,串联结合在第一节点与输出进位信号的进位输出端子之间;第四晶体管,结合在第一节点与进位输出端子之间,第四晶体管包括接收后续的进位信号的栅电极;第五晶体管,结合在向其施加第一时钟信号的第一时钟端子与第二节点之间,第五晶体管包括结合到第一节点的栅电极;第六晶体管,结合在第一电力端子与第二节点之间,第六晶体管包括结合到第一时钟端子的栅电极;以及第七晶体管,结合在第一电力端子和第二节点之间。第七晶体管可以包括接收第一控制时钟信号的栅电极。第五晶体管可以包括串联结合在第一时钟端子和第二节点之间的多个第五晶体管。所述多个第五晶体管的栅极可以共同结合到第一节点。第一驱动控制器还可以包括:第二十四晶体管,结合在第一电力端子与在所述多个第五晶体管之间的公共节点之间,第二十四晶体管包括结合到第二节点的栅电极。输出缓冲器可以包括:第十六晶体管,结合在向其供应时钟信号的第二时钟端子与输出进位信号的进位输出端子之间,第十六晶体管包括结合到第一节点的栅电极;第十七晶体管,结合在向其施加第二电源的第二电力端子与进位输出端子之间,第十七晶体管包括结合到第二节点的栅电极;第十八晶体管,结合在第二时钟端子与输出第一扫描信号的第一输出端子之间,第十八晶体管包括结合到第一驱动节点的栅电极;第十九晶体管,结合在向其供应第三电源的第三电力端子与第一输出端子之间,第十九晶体管包括结合到第二驱动节点的栅电极;第二十晶体管,结合在向其施加感测时钟信号的感测时钟端子与输出第二扫描信号的第二输出端子之间,第二十晶体管包括结合到第一驱动节点的栅电极;以及第二十一晶体管,结合在第三电力端子与第二输出端子之间,第二十一晶体管包括结合到第二驱动节点的本文档来自技高网...
【技术保护点】
1.一种扫描驱动器,所述扫描驱动器包括:/n多个级,所述多个级中的每个级被构造为输出第一扫描信号和第二扫描信号,/n所述多个级中的每个级包括:/n第一驱动控制器,被构造为响应于先前的进位信号控制第一节点的电压和第二节点的电压;/n第二驱动控制器,被构造为基于感测开启信号、后续的进位信号、第一控制时钟信号、第二控制时钟信号、所述第一节点的所述电压和采样节点的电压来控制第一驱动节点的电压,并基于所述采样节点的所述电压和所述第一驱动节点的所述电压控制第二驱动节点的电压;/n输出缓冲器,被构造为响应于所述第一节点的所述电压和所述第二节点的所述电压而输出进位信号,并响应于所述第一驱动节点的所述电压和所述第二驱动节点的所述电压而输出所述第一扫描信号和所述第二扫描信号;以及/n结合控制器,被构造为响应于显示开启信号,将所述第一节点和所述第一驱动节点彼此电结合,并且将所述第二节点和所述第二驱动节点彼此电结合,/n其中,所述第二驱动控制器被构造为响应于所述第二驱动节点的所述电压和第三控制时钟信号而将所述第一驱动节点的所述电压保持为栅极截止电压,/n其中,所述先前的进位信号指来自先前级的进位信号,并且/n ...
【技术特征摘要】
20181210 KR 10-2018-0158527;20181228 KR 10-2018-011.一种扫描驱动器,所述扫描驱动器包括:
多个级,所述多个级中的每个级被构造为输出第一扫描信号和第二扫描信号,
所述多个级中的每个级包括:
第一驱动控制器,被构造为响应于先前的进位信号控制第一节点的电压和第二节点的电压;
第二驱动控制器,被构造为基于感测开启信号、后续的进位信号、第一控制时钟信号、第二控制时钟信号、所述第一节点的所述电压和采样节点的电压来控制第一驱动节点的电压,并基于所述采样节点的所述电压和所述第一驱动节点的所述电压控制第二驱动节点的电压;
输出缓冲器,被构造为响应于所述第一节点的所述电压和所述第二节点的所述电压而输出进位信号,并响应于所述第一驱动节点的所述电压和所述第二驱动节点的所述电压而输出所述第一扫描信号和所述第二扫描信号;以及
结合控制器,被构造为响应于显示开启信号,将所述第一节点和所述第一驱动节点彼此电结合,并且将所述第二节点和所述第二驱动节点彼此电结合,
其中,所述第二驱动控制器被构造为响应于所述第二驱动节点的所述电压和第三控制时钟信号而将所述第一驱动节点的所述电压保持为栅极截止电压,
其中,所述先前的进位信号指来自先前级的进位信号,并且
其中,所述后续的进位信号指来自后续级的进位信号。
2.根据权利要求1所述的扫描驱动器,其中,所述第二驱动控制器包括:
第十四晶体管和第十五晶体管,串联结合在输出所述进位信号的进位输出端子与所述第一驱动节点之间,
其中,所述第十四晶体管的栅电极接收所述第三控制时钟信号,并且
所述第十五晶体管的栅电极结合到所述第二驱动节点。
3.根据权利要求2所述的扫描驱动器,所述扫描驱动器被构造为在垂直消隐时段中接收栅极导通电压作为所述第三控制时钟信号,并且保持直到紧接所述垂直消隐时段的显示时段的部分时段为止。
4.根据权利要求2所述的扫描驱动器,其中,所述第二驱动控制器被构造为响应于所述第十四晶体管和所述第十五晶体管导通而使所述第一驱动节点保持栅极截止电压。
5.根据权利要求2所述的扫描驱动器,其中,所述第二驱动控制器包括:
第八晶体管,结合在向其施加所述后续的进位信号的输入端子与所述采样节点之间,所述第八晶体管包括接收所述感测开启信号的栅电极;
第九晶体管和第十晶体管,串联结合在向其施加所述第一控制时钟信号的第一控制时钟端子与所述第一驱动节点之间;以及
第十一晶体管,结合在输出所述进位信号的进位输出端子与在所述第九晶体管和所述第十晶体管之间的第三节点之间,所述第十一晶体管包括结合到所述进位输出端子的栅电极。
6.根据权利要求5所述的扫描驱动器,其中,所述第九晶体管的栅电极结合到所述采样节点,并且
所述第十晶体管的栅电极结合到向其施加所述第二控制时钟信号的第二控制时钟端子。
7.根据权利要求6所述的扫描驱动器,其中,第二控制时钟信号在垂直消隐时段的至少一部分中具有栅极导通电压,并且在显示时段期间保持栅极截止电压。
8.根据权利要求7所述的扫描驱动器,其中,所述第二控制时钟信号的整个所述栅极导通电压时段与所述第一控制时钟信号的栅极导通电压时段的至少一部分重叠。
9.根据权利要求5所述的扫描驱动器,其中,所述第九晶体管的栅电极和所述第十晶体管的栅电极共同地结合到所述采样节点。
10.根据权利要求5所述的扫描驱动器,其中,所述第八晶体管包括:多个第八晶体管,串联结合在所述输入端子和所述采样节点之间,
其中,所述多个第八晶体管中的每个第八晶体管的栅电极共同接收所述感测开启信号。
11.根据权利要求10所述的扫描驱动器,其中,所述第二驱动控制器还包括:第二十七晶体管,结合在向其供应第一电源的第一电力端子与在所述多个第八晶体管之间的公共节点之间,所述第二十七晶体管包括结合到所述采样节点的栅电极。
12.根据权利要求2所述的扫描驱动器,其中,所述第二驱动控制器还包括:
电容器,结合在向其施加第二电源的第二电力端子与所述采样节点之间;
第十二晶体管和第十三晶体管,串联结合在向其施加第三电源的第三电力端子与所述第二驱动节点之间;以及
第二十五晶体管,结合在向其供应第一电源的第一电力端子与在所述第十二晶体管和所述第十三晶体管之间的中间节点之间,所述第二十五晶体管包括结合到所述第二驱动节点的栅电极,
其中,所述第十二晶体管包括结合到所述采样节点的栅电极,并且
所述第十三晶体管包括结合到所述第一驱动节点的栅电极。
13.根据权利要求1所述的扫描驱动器,其中,所述第一驱动控制器包括:
第一晶体管,结合在向其施加第一电源的第一电力端子与所述第一节点之间,所述第一晶体管包括接收所述先前的进位信号或扫描起始信号的栅电极;
第二晶体管和第三晶体管,串联结合在所述第一节点与输出所述进位信号的进位输出端子之间;
第四晶体管,结合在所述第一节点与所述进位输出端子之间,所述第四晶体管包括接收所述后续的进位信号的栅电极;
第五晶体管,结合在向其施加第一时钟信号的第一时钟端子与所述第二节点之间,所述第五晶体管包括结合到所述第一节点的栅电极;
第六晶体管,结合在所述第一电力端子与所述第二节点之间,所述第六晶体管包括结合到所述第一时钟端子的栅电极;以及
第七晶体管,结合在所述第一电力端子和所述第二节点之间。
14.根据权利要求13所述的扫描驱动器,其中,所述第七晶体管包括接收所述第一控制时钟信号的栅电极。
15.根据权利要求13所述的扫描驱动器,其中,所述第五晶体管包括串联结合在所述第一时钟端子和所述第二节点之间的多个第五晶体管,
其中,所述多个第五晶体管的栅电极共同结合到所述第一节点,
其中,所述第一驱动控制器还包括:
第二十四晶体管,结合在所述第一电力端子与在所述多个第五晶体管之间的公共节点之间,所述第二十四晶体管包括结合到所述第二节点的栅电极。
16.根据权利要求1所述的扫描驱动器,其中,所述输出缓冲器包括:
第十六晶体管,结合在向其供应时钟信号的第二时钟端子与输出所述进位信号的进位输出端子之间,所述第十六晶体管包括结合到所述第一节点的栅电极;
第十七晶体管,结合在向其施加第二电源的第二电力端子与所述进位输出端子之间,所述第十七晶体管包括结合到所述第二节点的栅电极;
第十八晶体管,结合在所述第二时钟端子与输出所述第一扫描信号的第一输出端子之间,所述第十八晶体管包括结合到所述第一驱动节点的栅电极;
第十九晶体管,结合在向其供应第三电源的第三电力端子与所述第一输出端子之间,所述第十九晶体管包括结合到所述第二驱动节点的栅电极;
第二十晶体管,结合在向其施加感测时钟信号的感测时钟端子与输出所述第二扫描信号的第二输出端子之间,所述第二十晶体管包括结合到所述第一驱动节点的栅电极;以及
第二十一晶体管,结合在所述第三电力端子与所述第二输出端子之间,所述第二十一晶体管包括结合到所述第二驱动节点的栅电极。
17.根据权利要求1所述的扫描驱动器,其中,所述结合控制器包括:
第二十二晶体管,结合在所述第一节点和所述第一驱动节点之间,所述第二十二晶体管包括接收所述显示开启信号的栅电极;以及
第二十三晶体管,结合在所述第二节点和所述第二驱动节点之间,所述第二十三晶体管包括接收所述显示开启信号的栅电极。
18.一种显示装置,所述显示装置包括:
多个像素,分别结合到第一扫描线、第二扫描线、感测线和数据线;
扫描驱动器,包括多个级,分别向所述第一扫描线和所述第二扫描线供应第一扫描信号和第二扫描信号;
数据驱动器,被构造为向所述数据线供应数据信号;以及
补偿器,被构造为基于从所述感测线提供的感测值来生成用于补偿所述多个像素的劣化的补偿值,
其中,所述多个级中的每个级包括:
第一驱动控制器,被构造为响应于先前的进位信号来控制第一节点的电压和第二节点的电压;
第二驱动控制器,被构造为基于感测开启信号、后续的进位信号、第一控制时钟信号、第二控制时钟信号、所述第一节点的所述电压和采样节点的电压来控制第一驱动节点的电压,并基于所述采样节点的所述电压和所述第一驱动节点的所述电压控制第二驱动节点的电压;
输出缓冲器,被构造为响应于所述第一节点的所述电压和所述第二节点的所述电压而输出进位信号,并响应于所述第一驱动节点的所述电压和所述第二驱动节点的所述电压而输出所述第一扫描信号和所述第二扫描信号;以及
结合控制器,被构造为响应于显示开启信号,将所述第一节点和所述第一驱动节点彼此电结合,并且将所述第二...
【专利技术属性】
技术研发人员:朴埈贤,金瞳祐,文盛载,李安洙,赵康文,崔雄植,崔良和,
申请(专利权)人:三星显示有限公司,
类型:发明
国别省市:韩国;KR
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。