除弹跳电路制造技术

技术编号:24333669 阅读:101 留言:0更新日期:2020-05-29 21:04
本发明专利技术公开一种除弹跳电路具有取样电路以及逻辑闸。取样电路用以在第一频率信号的两个相邻的上升边缘以及两个相邻的下降边缘,对输入信号进行四次取样,以决定第一输出信号、第二输出信号、第三输出信号及第四输出信号的电位。其中上述的两个相邻的上升边缘中至少有一上升边缘介于上述的两个相邻的下降边缘之间,且上述的两个相邻的下降边缘中至少有一下降边缘介于上述的两个相邻的上升边缘之间。逻辑闸则用以对第一输出信号、第二输出信号、第三输出信号及第四输出信号进行及运算(AND operation)或是进行或运算(OR operation),以输出一除弹跳信号。

Except bounce circuit

【技术实现步骤摘要】
除弹跳电路
本专利技术涉及一种除弹跳电路(debouncecircuit),且特别是有关于一种使用D型正反器(Dflip-flop)的除弹跳电路。
技术介绍
在系统控制的过程中,信号在组件之间相互传递,通常以上一级的输出信号作为下一级的输入信号。然而信号在传输时,组件所输出的信号并非理想的完美波形,如键盘或按键所输入的信号。根据物理特性,当特性或准位被瞬间改变时,无法立即转态,会产生扰动,导致信号在进入稳定输出状态之前,以数字信号的观点来看会收到许多在数字逻辑值0与1交互跳动的弹跳现象,而此一现象将会导致系统视输入端的信号为连续输入,因而导致状态误判,产生错误的讯息。特别是系统上某些装置,在逻辑判断的设定上,只要侦测到转态的现象就使系统进入电压或讯息错误的处理,甚至可能因为一个不稳定的信号,而造成系统关机或当机。因此,许多装置的输出信号在输入下一级组件之前,会利用除弹跳电路加以除弹跳,将输入信号透过除弹跳的延迟缓冲,转变为输出信号,待状态稳定后才将信号输入至下一级组件。先前技术中的除弹跳电路通常会对输入信号进行取样,而取样的频率本文档来自技高网...

【技术保护点】
1.一种除弹跳电路,其特征在于,包含:/n一取样电路,用以在一第一频率信号的两个相邻的上升边缘以及两个相邻的下降边缘,对一输入信号进行四次取样,以决定一第一输出信号的电位、一第二输出信号的电位、一第三输出信号的电位及一第四输出信号的电位,其中该两个相邻的上升边缘中至少有一上升边缘介于该两个相邻的下降边缘之间,且该两个相邻的下降边缘中至少有一下降边缘介于该两个相邻的上升边缘之间;以及/n一逻辑闸,用以对该第一输出信号、该第二输出信号、该第三输出信号及该第四输出信号进行及运算或是进行或运算,以输出一除弹跳信号。/n

【技术特征摘要】
1.一种除弹跳电路,其特征在于,包含:
一取样电路,用以在一第一频率信号的两个相邻的上升边缘以及两个相邻的下降边缘,对一输入信号进行四次取样,以决定一第一输出信号的电位、一第二输出信号的电位、一第三输出信号的电位及一第四输出信号的电位,其中该两个相邻的上升边缘中至少有一上升边缘介于该两个相邻的下降边缘之间,且该两个相邻的下降边缘中至少有一下降边缘介于该两个相邻的上升边缘之间;以及
一逻辑闸,用以对该第一输出信号、该第二输出信号、该第三输出信号及该第四输出信号进行及运算或是进行或运算,以输出一除弹跳信号。


2.如权利要求1所述的除弹跳电路,其特征在于,其中该取样电路包含:
一上升边缘触发模块,用以当该第一频率信号处于上升边缘时,对该输入信号进行取样以决定该第一输出信号的电位,并对该第一输出信号进行取样以决定该第三输出信号的电位;以及
一下降边缘触发模块,用以当该第一频率信号处于下降边缘时,对该输入信号进行取样以决定该第二输出信号的电位,并对该第二输出信号进行取样以决定该第四输出信号的电位。


3.如权利要求1或2所述的除弹跳电路,其特征在于,其中该逻辑闸为一或门,用以对该第一输出信号、该第二输出信号、该第三输出信号及该第四输出信号进行或运算,以输出该除弹跳信号。


4.如权利要求1或2所述的除弹跳电路,其特征在于,其中该逻辑闸为一与门,用以对该第一输出信号、该第二输出信号、该第三输出信号及该第四输出信号进行及运算,以输出该除弹跳信号。


5.如权利要求2所述的除弹跳电路,其特征在于,其中该上升边缘触发模块包含一第一D型正反器及一第三D型正反器,该下降边缘触发模块包含一第二D型正反器及一第四D型正反器;
其中该第一D型正反器,包含:
一数据输入端,用以接收该输入信...

【专利技术属性】
技术研发人员:卢俊杰李宗锡
申请(专利权)人:英业达科技有限公司英业达股份有限公司
类型:发明
国别省市:上海;31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1