同源不同频的同步FIFO制造技术

技术编号:24330536 阅读:52 留言:0更新日期:2020-05-29 19:27
本发明专利技术公开了一种同源不同频的同步FIFO,包括写时钟、读时钟,二者相位相同,并在同一时钟组内。本发明专利技术的特点是:将读写时钟分开,但相位相同且在同一时钟组内,无需GRAY码转换,可实现低延迟、资源少、功耗低,实现同源不同频的数据处理。

【技术实现步骤摘要】
同源不同频的同步FIFO
本专利技术涉及电子设备相关
,具体涉及一种同源不同频的同步FIFO。
技术介绍
FIFO是英文FirstInFirstOut的缩写,是一种先进先出的数据缓存器,它与普通存储器的区别是没有外部读写地址线,这样使用起来非常简单,现有FIFO主要分为异步FIFO、同步FIFO,异步FIFO的两端时钟相位不相同,异步FIFO应用灵活性高,可应用到低功耗场合,但他的延迟大,逻辑复杂,逻辑资源较大,同步FIFO的两端频率相同,相位相同,具有低延迟特性,同时逻辑简单,逻辑资源较少,但灵活性较差。
技术实现思路
本专利技术的目的在于克服上述不足问题,提供一种同源不同频的同步FIFO。本专利技术为实现上述目的所采用的技术方案是:同源不同频的同步FIFO,包括写时钟、读时钟,二者相位相同,并在同一时钟组内。所述写时钟为源时钟,所述读时钟为二分频时钟。所述写时钟为慢速时钟,所述读时钟为快速时钟。本专利技术的特点是:将读写时钟分开,但相位相同且在同一时钟组内,无需GRAY码转换,可实现低延迟、资源少、功耗低,实现同源不同频的数据处理。附图说明此处所说明的附图用来提供对本专利技术的进一步理解,构成本专利技术的一部分,本专利技术的示意性实施例及其说明用于解释本专利技术,并不构成对本专利技术的不当限定。图1是本专利技术的示意图。图2是本专利技术的时序图。具体实施方式如在说明书及权利要求当中使用了某些词汇来指称特定组件,本领域技术人员应可理解,硬件制造商可能会用不同名词来称呼同一个组件,本说明书及权利要求并不以名称的差异来作为区分组件的方式,而是以组件在功能上的差异来作为区分的准则,如在通篇说明书及权利要求当中所提及的“包含”为一开放式用语,故应解释成“包含但不限定于”,“大致”是指在可接收的误差范围内,本领域技术人员能够在一定误差范围内解决所述技术问题,基本达到所述技术效果,说明书后续描述为实施本专利技术的较佳实施方式,然所述描述乃以说明本专利技术的一般原则为目的,并非用以限定本专利技术的范围,本专利技术的保护范围当视所附权利要求所界定者为准。以下结合附图1、2所示对本专利技术作进一步详细说明,但不作为对本专利技术的限定。本专利技术为一种同源不同频的同步FIFO,所述同源不同频的同步FIFO的控制部分按照同步FIFO的方式设计,即其具有同步FIFO低延迟、少资源的特性,与同步FIFO的区别是读写时钟分开,如图1所示,同源不同频的同步FIFO包括写时钟、读时钟,所述写时钟、读时钟的相位相同,并约束在同一时钟组内,由于不需要GRAY码转换,就可以做到延迟低,少资源,同时可以根据实际需求选择不同频率,实现低功耗;如图2所示,所述写时钟为源时钟,所述读时钟为二分频时钟,写入数据用源时钟,读取数用二分频时钟,写入数据的下个读时钟就可以把数据取出,从而实现了低延迟,由于读频率变低,也实现了低功耗;而且根据实际需求,所述写时钟为慢速时钟,所述读时钟为快速时钟。本专利技术将读写时钟分开,但相位相同且在同一时钟组内,无需GRAY码转换,可实现低延迟、资源少、功耗低,实现同源不同频的数据处理。以上所述,仅为本专利技术较佳的具体实施方式,但本专利技术的保护范围并不局限于此,任何熟悉本
的技术人员在本专利技术披露的技术范围内,根据本专利技术的技术方案及其专利技术构思加以等同替换或改变,都应涵盖在本专利技术的保护范围之内。本文档来自技高网
...

【技术保护点】
1.同源不同频的同步FIFO,其特征在于:包括写时钟、读时钟,二者相位相同,并在同一时钟组内。/n

【技术特征摘要】
1.同源不同频的同步FIFO,其特征在于:包括写时钟、读时钟,二者相位相同,并在同一时钟组内。


2.如权利要求1所述的同源不同频的同步FIFO,其特征在...

【专利技术属性】
技术研发人员:谢志斌汪成喜刘合焕王海蛟徐栋麟
申请(专利权)人:上海亮牛半导体科技有限公司
类型:发明
国别省市:上海;31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1