像素电路、显示面板及改善显示面板低灰阶均匀性的方法技术

技术编号:24211486 阅读:52 留言:0更新日期:2020-05-20 17:04
本发明专利技术提供一种像素电路、显示面板及改善显示面板低灰阶均匀性的方法像素电路,所述像素电路包括第一薄膜晶体管、第二薄膜晶体管以及电阻线,所述第一薄膜晶体管的栅极连接第一节点,所述第一薄膜晶体管的漏极接入电源电压,所述第一薄膜晶体管的源极为驱动信号输出端,所述第二薄膜晶体管的栅极连接写入信号线,所述第二薄膜晶体管的漏极连接数据信号线,所述第二薄膜晶体管的源极连接第二节点;所述电阻线连接于所述第一节点和所述第二节点之间。通过增大开关薄膜晶体管的源极与驱动薄膜晶体管的栅极之间的电阻线的电阻值,可以有效降低馈通(feedthrough)效应的影响,改善显示面板的低灰阶的均匀性,提升显示面板的品质。

Pixel circuit, display panel and methods to improve low gray level uniformity of display panel

【技术实现步骤摘要】
像素电路、显示面板及改善显示面板低灰阶均匀性的方法
本申请涉及显示
,尤其涉及一种像素电路、显示面板及改善显示面板低灰阶均匀性的方法。
技术介绍
目前,面板各点亮度的均匀性是衡量面板品质的重要标准。在不同的亮度灰阶下,面板亮度的均匀性也各不相同。灰阶越低,输入的信号电压也越低,更易受到其他因素的干扰,均匀性也就越差。因此,改善低灰阶面板的均匀性对面板品质的评价具有重要影响。如图1所示,对于3T1C像素电路,在影响面板均匀性的众多因素之中,SwitchingTFT(开关薄膜晶体管)在WR(写入信号线)关闭阶段,feedthrough效应(feedthrough,馈通)会直接作用于DrivingTFT(驱动薄膜晶体管)的Gate端(Gate,栅极),引起DrivingTFTVg下降,导致TFTVg-Vs减小,使得通过OLED的电流产生波动,造成亮度发生变化。Feedthrough是指在WR关闭,SwitchingTFTGate端电压突变降低时,因TFT内部尤其是Gate与Source端(Source,源极)间寄生电容Cgs的存本文档来自技高网...

【技术保护点】
1.一种像素电路,其特征在于,包括:/n第一薄膜晶体管,所述第一薄膜晶体管的栅极连接第一节点,所述第一薄膜晶体管的漏极接入电源电压,所述第一薄膜晶体管的源极为驱动信号输出端;/n第二薄膜晶体管,所述第二薄膜晶体管的栅极连接写入信号线,所述第二薄膜晶体管的漏极连接数据信号线,所述第二薄膜晶体管的源极连接第二节点;以及/n电阻线,连接于所述第一节点和所述第二节点之间。/n

【技术特征摘要】
1.一种像素电路,其特征在于,包括:
第一薄膜晶体管,所述第一薄膜晶体管的栅极连接第一节点,所述第一薄膜晶体管的漏极接入电源电压,所述第一薄膜晶体管的源极为驱动信号输出端;
第二薄膜晶体管,所述第二薄膜晶体管的栅极连接写入信号线,所述第二薄膜晶体管的漏极连接数据信号线,所述第二薄膜晶体管的源极连接第二节点;以及
电阻线,连接于所述第一节点和所述第二节点之间。


2.根据权利要求1所述的像素电路,其特征在于,还包括:
寄生电容,所述寄生电容的第一端连接所述写入信号线,所述寄生电容的第二端连接所述第二节点;
存储电容,所述存储电容的第一端连接所述第一节点,所述存储电容的第二端连接第三节点;以及
发光元件,所述发光元件的阳极连接所述第三节点,所述发光元件的阴极连接电路公共接地端电压。


3.根据权利要求2所述的像素电路,其特征在于,还包括
第三薄膜晶体管,所述第三薄膜晶体管的栅极连接所述写入信号线,所述第三薄膜晶体管的源极连接所述第三节点,所述第三薄膜晶体管的漏极连接监控信号线。


4.根据权利要求1所述的像素电路,其特征在于,
所述电阻线的电阻值的计算公式为R=ρl/s,其中,R为电阻值,ρ电阻率,s为所述电阻线的横截面积。


5.根据权利要求1...

【专利技术属性】
技术研发人员:周帅薛炎韩佰祥
申请(专利权)人:深圳市华星光电半导体显示技术有限公司
类型:发明
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1