数字机顶盒及其供电电路制造技术

技术编号:24182584 阅读:39 留言:0更新日期:2020-05-16 08:09
本实用新型专利技术提供一种数字机顶盒及其供电电路,其中供电电路包括DC供电模块、USB供电模块和输出端,所述USB供电模块和DC供电模块均设有其输入端和供电开关;所述USB供电开关包括第一PMOS管,其栅极连接到DC输入端,源极连接至输出端,漏极与USB输入端连接;所述DC供电开关包括第二PMOS管和三极管,所述DC输入端与第二PMOS管的漏极和三极管的基极连接,三极管的集电极与USB输入端和第二PMOS管的栅极连接,第二PMOS管的源极连接至输出端。通过采用开关管作为供电开关,其压降小而不会过多降低供电电路的输出电压,满足机顶盒的供电要求,并且可以降低温升,保证整机性能和提高使用寿命。

Digital set top box and its power supply circuit

【技术实现步骤摘要】
数字机顶盒及其供电电路
本技术涉及机顶盒
,尤其涉及一种供电电路及应用其的数字机顶盒。
技术介绍
很多IP机顶盒(即数字机顶盒)有DC插座及MircoUSB插座,如能做到DC插座及MircoUSB插座这两路5V电源任意插座插上都能正常工作,会极大方便用户,因为MircoUSB供电接口跟手机充电器接口一致。现有一种机顶盒的供电电路,其MicroUSB输入端VBUSB0和DC输入端DC5V均可输出5V电压给IP机顶盒整机供电,即供电电路通过其输出端USB_VBUS向外输出电压。然而,供电电路中采用了肖基特二极管,一方面,由于肖特基二极管在DC供电时有0.25V左右的压降,造成DC5V供电时整机供电有可能小于4.75V,低于一般5V供电要求电压范围(4.75V~5.25V),从而可能导致USB_VBUS因供电电压偏低而读写异常;另一方面,由于肖基特二极管存在大约0.2W~0.3W的功耗,在DC5V供电,且机顶盒长时间工作时,会导致肖基特二极管发烫,增大机内温升,对整机寿命及性能都有不好的影响。
技术实现思路
本技术的首要目的旨在提供一种可提高机顶盒读写稳定性的供电电源。本技术的另一目的旨在提供一种采用上述供电电源的数字机顶盒,方便用户使用。为了实现上述目的,本技术提供以下技术方案:一种供电电路,包括DC供电模块、USB供电模块和与DC供电模块、USB供电模块均连接的输出端,所述USB供电模块包括USB输入端和与USB输入端相接并连接至输出端的USB供电开关;所述DC供电模块包括DC输入端和与DC输入端相接并连接至输出端的DC供电开关;所述USB供电开关包括第一PMOS管,其栅极连接到DC输入端,源极连接至输出端,漏极与USB输入端连接;所述DC供电开关包括第二PMOS管和三极管,所述DC输入端与第二PMOS管的漏极和三极管的基极连接,三极管的集电极与USB输入端和第二PMOS管的栅极连接,第二PMOS管的源极连接至输出端。优选地,所述第一PMOS管和第二PMOS管均并联有续流二极管。优选地,所述DC输入端与三极管的基极之间串接有分压电阻。作为第二方面,本技术还涉及一种数字机顶盒,包括盒体、设于所述盒体的USB插座和DC插座,以及上述的供电电路,其中,所述USB插座与所述USB输入端连接,DC插座与所述DC输入端连接。相比现有技术,本技术的方案具有以下优点:本技术的供电电路中,通过采用PMOS管作为USB供电模块的供电开关,采用PMOS管和三极管电路作为DC供电开关,由于MOS开关管的压降极低(一般小于0.02V,可以忽略),从而解决了供电电路在DC+5V供电时的发热及供电电压偏低两个缺陷。采用上述供电电路,数字机顶盒由于电压在额定工作电压范围,读写较为稳定,并且由于温升不高,整机性能较佳,使用寿命得以保证。本技术附加的方面和优点将在下面的描述中部分给出,这些将从下面的描述中变得明显,或通过本技术的实践了解到。附图说明本技术上述的两方面的优点从下面结合附图对实施例的描述中将变得明显和容易理解,其中:图1为本技术一种实施方式的供电电路的电路图;图2为图1所示供电电路中DC供电模块开关单元的电路图。具体实施方式下面详细描述本技术的实施例,所述实施例的示例在附图中示出,其中自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。下面通过参考附图描述的实施例是示例性的,仅用于解释本技术,而不能解释为对本技术的限制。本技术涉及一种数字机顶盒(未示出,下同),其包括盒体、设于盒体的USB接口和DC接口,以及与USB接口和DC接口均电连接的供电电路,其中供电电路包括USB供电模块、DC供电模块和输出端。通过对供电电路中DC供电模块的DC供电开关进行改进,使供电电路输出的电压满足机顶盒的工作电压要求,保证读写的稳定性。请结合图1和图2,其中,所述USB供电模块包括USB输入端和与USB输入端相接并连接至输出端的USB供电开关;所述DC供电模块包括DC输入端和与DC输入端相接并连接至输出端的DC供电开关10,所述USB输入端和DC输入端均与另一供电模块的供电开关的控制端连接,以满足在USB输入端和DC输入端分别输入电压时,通过对应的供电模块向外输出电压,为机顶盒供电;在USB输入端和DC输入端同时输入电压时,仅DC供电模块向外输出电压,为机顶盒供电。所述USB供电开关包括第一PMOS管Q11,其栅极连接到DC输入端DC+5V,源极连接至输出端USB_VBUS,漏极与USB输入端连接。所述DC供电开关10包括第二PMOS管Q16和三极管Q17,所述DC输入端与第二PMOS管的漏极和三极管的基极连接,三极管Q17的集电极与USB输入端和第二PMOS管的栅极连接,第二PMOS管的源极连接至输出端。由此,在DC输入端及USB输入端同时插上外部电源时,此时VBUS0=DC5V=5V,第一PMOS管Q11不导通,三极管Q17导通,进而使第二PMOS管Q16导通,由DC输入端通过第二PMOS管Q16给机顶盒供电;当只有DC输入端接上外部电源时,VBUS0=0V,DC5V=5V,第一PMOS管Q11不导通,三极管Q17导通,第二PMOS管Q16导通,由DC输入端接入外部电源通过第二PMOS管Q16给机顶盒供电;当只有USB输入端接上外部电源时,VBUS0=5V,DC5V=0V,第一PMOS管Q11导通,三极管Q17不导通,第二PMOS管Q16不导通,VBUS0通过第一PMOS管Q11给整机供电。优选地,所述第一PMOS管和第二PMOS管均并联有续流二极管,以防止变压突变而损坏开关管(第一PMOS管和第二PMOS管),保证电路的正常工作。优选地,所述DC输入端与三极管Q17的基极之间串接有分压电阻R17。在本实施方式中,USB输入端和DC输入端输入的电压均为+5V,以保证供电电路输出端的电压在4.75V以上,符合数字机顶盒的工作电压要求。此电路形式方便用户使用:USB、DC供电同时接上或只接其中任一个,都能正常输出电源给机顶盒供电。以上所述仅是本技术的部分实施方式,应当指出,对于本
的普通技术人员来说,在不脱离本技术原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本技术的保护范围。本文档来自技高网
...

【技术保护点】
1.一种供电电路,包括DC供电模块、USB供电模块和与DC供电模块、USB供电模块均连接的输出端,所述USB供电模块包括USB输入端和与USB输入端相接并连接至输出端的USB供电开关;/n所述DC供电模块包括DC输入端和与DC输入端相接并连接至输出端的DC供电开关;其特征在于:/n所述USB供电开关包括第一PMOS管,其栅极连接到DC输入端,源极连接至输出端,漏极与USB输入端连接;/n所述DC供电开关包括第二PMOS管和三极管,所述DC输入端与第二PMOS管的漏极和三极管的基极连接,三极管的集电极与USB输入端和第二PMOS管的栅极连接,第二PMOS管的源极连接至输出端。/n

【技术特征摘要】
1.一种供电电路,包括DC供电模块、USB供电模块和与DC供电模块、USB供电模块均连接的输出端,所述USB供电模块包括USB输入端和与USB输入端相接并连接至输出端的USB供电开关;
所述DC供电模块包括DC输入端和与DC输入端相接并连接至输出端的DC供电开关;其特征在于:
所述USB供电开关包括第一PMOS管,其栅极连接到DC输入端,源极连接至输出端,漏极与USB输入端连接;
所述DC供电开关包括第二PMOS管和三极管,所述DC输入端与第二PMOS管的漏极和三极管的基极连接,三极管的集电极与USB输...

【专利技术属性】
技术研发人员:高合林李相宏谭红军
申请(专利权)人:深圳市兆驰数码科技股份有限公司
类型:新型
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1