一种欠采样采集高速信号的系统技术方案

技术编号:24145124 阅读:51 留言:0更新日期:2020-05-13 17:16
本实用新型专利技术公开了一种欠采样采集高速信号的系统,包括MCU,所述MCU内部设有ADC模块、PLL外设和定时器模块,PLL外设产生一个时钟信号驱动定时器模块,同时定时器模块以定时器定时信号作为采样触发的起始信号控制ADC模块开始采样,每经过一个采样周期内,采样时钟的相位均发生改变,本实用新型专利技术由于使用单颗SOC芯片即可实现原本需要独立的高速ADC+处理器方案才能实现的功能,从而简化了硬件电路设计,并能节省高速ADC的额外成本。

A system of under sampling and high speed signal acquisition

【技术实现步骤摘要】
一种欠采样采集高速信号的系统
本技术涉及信号处理
,具体是一种欠采样采集高速信号的系统。
技术介绍
根据奈奎斯特(Nyquist)采样定理,当采样频率(fs.max)大于信号中最高频率(fmax)的2倍时(fs.max>2fmax),采样之后的数字信号完整地保留了原始信号中的信息。基于此定理,在采样高速信号时,需要使用昂贵的高速ADC,即高速ADC的采样频率需大于采样信号的最高频率,这将使器件成本大大提高。本技术为使用一颗较高性能的MCU,使用MCU内部的低速ADC外设对高速重频信号进行采样,省去了价格昂贵的高速ADC,从而节省成本,减小系统复杂度。现有的高速信号采集方法,通常是采用一颗具备高速采样率的AD转换芯片进行采样。或者使用一颗高速采样率的AD转换芯片,价格高昂,且外围电路设计复杂,电路设计需求高,还需要额外的处理器进行控制处理。
技术实现思路
本技术的目的在于提供一种欠采样采集高速信号的系统,以解决上述
技术介绍
中提出的问题。为实现上述目的,本技术提供如下技术方案:一种欠采样采集高速信本文档来自技高网...

【技术保护点】
1.一种欠采样采集高速信号的系统,包括MCU,其特征在于,所述MCU内部设有ADC模块、PLL外设和定时器模块,PLL外设产生一个时钟信号驱动定时器模块,同时定时器模块以定时器定时信号作为采样触发的起始信号控制ADC模块开始采样,每经过一个采样周期内,采样时钟的相位均发生改变。/n

【技术特征摘要】
1.一种欠采样采集高速信号的系统,包括MCU,其特征在于,所述MCU内部设有ADC模块、PLL外设和定时器模块,PLL外设产生一个时钟信号驱动定时器模块,同时定时器模块以定时器定时信号作为采样触发的起始信号控制ADC模块开始采样,每经过一个采样周期内,采样时钟的相位均发生改变。


2.根据权利要求1所述的一种欠采样采集高速信号的系统,其特征在于,所述时钟信号的频率为200MHz。

...

【专利技术属性】
技术研发人员:孙丛林
申请(专利权)人:深圳市威睿晶科电子有限公司
类型:新型
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1