一种应用于时钟数据恢复电路的比例通路增益调节器制造技术

技术编号:24129339 阅读:41 留言:0更新日期:2020-05-13 05:44
本发明专利技术涉及一种应用于时钟数据恢复电路的比例通路增益调节器,属于光通信领域、比例‑‑积分通路分离的时钟数据恢复电路。为了解决时钟抖动性能和锁定时间难以兼顾的问题,在比例‑积分通路分离的电路结构中,通过设置比例通路增益调节装置,实现了比例通路增益的可调节。当VCO频率偏离中心频率较大时,使VCO能够以较大的幅度进行频率调节,保证环路能够在消耗较短时间的情况下锁定;当VCO频率偏离中心频率较小或环路接近锁定时,使VCO能够以较小的幅度进行频率调节,有效降低了恢复时钟的抖动。

【技术实现步骤摘要】
一种应用于时钟数据恢复电路的比例通路增益调节器
本专利技术属于光通信
,同时属于电路设计和数据传输
,涉及用于光通信中的比例-积分通路分离的时钟数据恢复电路(clockanddatarecoverycircuit,CDR),为一种应用于时钟数据恢复电路的比例通路增益调节器。
技术介绍
CDR广泛用于计算机和光通信领域。CDR主要用于时钟与数据的同步,从携带噪声的数据中提取出时钟信息,对数据进行重定时,恢复出高质量的时钟和数据。如图1为传统比例—积分通路分离CDR的结构示意图。图2为压控振荡器(Voltage-controlledoscillator,VCO)的原理图。该电路包含电感L、压控电容C1-C6,2个PMOS管和1个NMOS管。积分通路可根据电荷泵的电流输出,通过积分电容转化为VCO的控制电压,控制VCO频率小范围、精确地变化。图中Vc即为VCO的控制电压接口,控制电容C1、C2;比例通路可根据时钟和数据相位关系的超前、滞后,通过逻辑高、低电平快速地对VCO频率进行调整。由于频率的超前、滞后、保持三种逻辑无法与VCO本文档来自技高网...

【技术保护点】
1.一种应用于时钟数据恢复电路的比例通路增益调节器,所述时钟数据恢复电路包括压控振荡器、比例通路、积分通路、转换装置以及电荷泵,其中压控振荡器包含六个压控电容C

【技术特征摘要】
1.一种应用于时钟数据恢复电路的比例通路增益调节器,所述时钟数据恢复电路包括压控振荡器、比例通路、积分通路、转换装置以及电荷泵,其中压控振荡器包含六个压控电容C1-C6;比例通路根据时钟和数据相位关系的超前、滞后,通过逻辑高低电平控制由压控电容C3、C4、C5、C6组成的小电容阵列,对压控振荡器频率进行调整;积分通路根据电荷泵的电流输出,通过积分电容转化为压控振荡器的控制电压,控制压控电容C1、C2,进而控制压控振荡器频率精确变化;所述转换装置设置在比例通路与所述小电容阵列之间,向所述小电容阵列输出逻辑控制电平V_bb0、V_bb1,以使超前、滞后、保持三种逻辑与压控振荡器的频率输出一一对应;
其特征在于,在压控振荡器增加由压控电容C7、C8、C9、C10组成的大电容阵列,压控电容C7、C8、C9、C10的连接关系与压控电容C7、C8、C9、C10的连接关系完全相同,且压控电容C7、C8、C9、C10的电容值大于压控电容C7、C8、C9、C10电容值,在转换装置的输出端设置锁定检测装置,锁定检测装置包括频差检测装置,频差检测装置根据两个输入时钟的频差大小产生不同的输出信号Vcont,Vcont分别与V_bb0、V_bb1通过与逻辑得到控制大电容阵列的逻辑控制电平V_bb0*、V_bb1*。


2.根据权利要求1所述应用于时钟数据恢复电路的比例通路增益调节器,其特征在于,所述转换装置中,当超前/滞后的判决结果均为逻辑“1”或“0”时,两个控制字中有一个为1,VCO频率不变;当时钟相位超前于数据时,两个控制字均为逻辑“0”...

【专利技术属性】
技术研发人员:吕方旭武宇轩王和明郭凯乐
申请(专利权)人:中国人民解放军空军工程大学
类型:发明
国别省市:陕西;61

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1