【技术实现步骤摘要】
一种基于延迟单元的低成本倍频发生器
本技术涉及时钟电路
,具体为一种基于延迟单元的低成本倍频发生器。
技术介绍
目前常规的时钟倍频一般利用PLL锁相环产生,锁相环属于模拟电路技术,存在设计成本高、占用面积大的缺点,且对输入频率的频率范围有要求,而目前市场竞争日益激烈,在很多低端电子产品的应用场合,要求电子产品做到低成本才能有竞争优势,这就使得在低成本的电路设计中,利用锁相环产生倍频时钟会导致芯片成本增加,进而使得芯片缺乏市场竞争力。
技术实现思路
针对现有技术中的问题,本技术提供一种利用延迟单元设计的低成本倍频发生器。为实现以上技术目的,本技术的技术方案是:一种基于延迟单元的低成本倍频发生器,包括第一延迟单元、第一反相器、第一与门、第二反相器、第二延迟单元、第三反相器、第二与门和或门;所述第一延迟单元的输入端分别与第一与门的第二输入端、第二反相器的输入端相连,第一延迟单元的输出端与第一反相器的输入端相连;所述第一反相器的输出端与第一与门的第一输入端相连;所述第一与 ...
【技术保护点】
1.一种基于延迟单元的低成本倍频发生器,其特征在于:包括第一延迟单元、第一反相器、第一与门、第二反相器、第二延迟单元、第三反相器、第二与门和或门;/n所述第一延迟单元的输入端分别与第一与门的第二输入端、第二反相器的输入端相连,第一延迟单元的输出端与第一反相器的输入端相连;/n所述第一反相器的输出端与第一与门的第一输入端相连;/n所述第一与门的输出端与或门的第一输入端相连;/n所述第二反相器的输出端分别与第二延迟单元的输入端、第二与门的第二输入端相连;/n所述第二延迟单元的输出端与第三反相器的输入端相连;/n所述第三反相器的输出端与第二与门的第一输入端相连;/n所述第二与门的 ...
【技术特征摘要】
1.一种基于延迟单元的低成本倍频发生器,其特征在于:包括第一延迟单元、第一反相器、第一与门、第二反相器、第二延迟单元、第三反相器、第二与门和或门;
所述第一延迟单元的输入端分别与第一与门的第二输入端、第二反相器的输入端相连,第一延迟单元的输出端与第一反相器的输入端相连;
所述第一反相器的输出端与第一与门的第一输入端相连;
所述第一与门的输出端与或门的第一输入端相连;
所述第二反相器的输出端分别与第二延迟单元的输入端、第二与门的第二输入端相连;
所述第二延迟单元的输出端与第三反相器的输入端相连;
所述第三反相器的输出端与第二与门的第一输入端相连;
所述第二与门的输出端与或门的第二输入端相连;
所述第一延迟单元的输入端作为倍频发生器的信号输入端,所述或门的输出端作为倍频发生器的信号输出端;
所述第一延迟单元的延迟时间小于倍频发生器输入信号的高电平时间;
所述第二延迟单元的延迟时间小于...
【专利技术属性】
技术研发人员:方马龙,
申请(专利权)人:无锡矽杰微电子有限公司,
类型:新型
国别省市:江苏;32
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。