一种抑制电磁干扰的驱动电路、装置及驱动方法制造方法及图纸

技术编号:23899471 阅读:26 留言:0更新日期:2020-04-22 10:09
本发明专利技术公开了一种抑制电磁干扰的驱动电路、装置及驱动方法,所述抑制电磁干扰的驱动电路包括整流模块、恒流源模块、储能模块、开关电源模块和负载;输入交流电经过所述整流模块进行整流处理后输出线电压至所述储能模块和所述开关电源模块;所述储能模块用于在所述线电压大于所述储能模块的充电电压时存储电能,并在所述线电压小于所述充电电压时为所述开关电源模块和所述负载供电;所述开关电源模块用于将所述线电压转换成低压直流电输出至所述负载;所述恒流源模块用于在所述储能模块的存储电能时调节充电电流,控制所述储能模块的充电时间,通过简单的电路结构实现了抑制电路中的电磁干扰,降低电路中的谐波噪音,提高了功率因数。

A driving circuit, device and driving method for suppressing electromagnetic interference

【技术实现步骤摘要】
一种抑制电磁干扰的驱动电路、装置及驱动方法
本专利技术涉及LED驱动
,特别涉及一种抑制电磁干扰的驱动电路、装置及驱动方法。
技术介绍
在LED应用中,开关电源有两个作用:一是将高压电源转换为低压直流电给调光LED灯中的调光器供电,二是将高压电源转换后直接驱动LED灯串发光。两者都需要在整流桥后接一个高压电解滤波电容,以得到波形比较平直的直流电压。虽然输入的是正弦波交流电压,但经整流滤波后,得到的电流波形却严重畸变,呈脉冲状。脉冲状的输入电流,含有大量谐波分量,使谐波噪音水平提高,输入端的功率因数下降。开关电源通过改变开关器件的导通比来控制输出电压和电流的大小,当开关器件导通或断开时,电路中伴随着产生电流突变,形成较强的电磁干扰。干扰进入受扰体,将影响其正常工作。因而现有技术还有待改进和提高。
技术实现思路
鉴于上述现有技术的不足之处,本专利技术的目的在于提供的一种抑制电磁干扰的驱动电路、装置及驱动方法,通过简单的电路结构实现了抑制电路中因电解电容的充电电流和开关电源的导通或断开而引起的电磁干扰,降低电路中的谐波噪音,提高了功率因数。为了达到上述目的,本专利技术采取了以下技术方案:一种抑制电磁干扰的驱动电路,包括整流模块、恒流源模块、储能模块、开关电源模块和负载;输入交流电经过所述整流模块进行整流处理后输出线电压至所述储能模块和所述开关电源模块;所述储能模块用于在所述线电压大于所述储能模块的充电电压时存储电能,并在所述线电压小于所述充电电压时为所述开关电源模块和所述负载供电;所述开关电源模块用于将所述线电压转换成低压直流电输出至所述负载;所述恒流源模块用于在所述储能模块的存储电能时调节充电电流,控制所述储能模块的充电时间。所述的抑制电磁干扰的驱动电路中,所述开关电源模块包括第一恒压芯片、第一二极管、第一电阻、第二电阻、第一电容、第二电容和第一电感,所述第一恒压芯片的第1脚通过所述第二电容连接所述第一二极管的负极、所述第一电阻的一端和所述第一电感的一端,所述第一恒压芯片的第2脚连接所述第一电阻的另一端和所述第二电阻的一端,所述第一恒压芯片的第8脚、第7脚、第6脚和第5脚均连接所述第一二极管的负极,所述第一二极管的正极和所述第一电容的一端接地,所述第一电容的另一端、所述第二电阻的另一端和所述第一电感的一端均VDD信号端;所述第一恒压芯片的第4脚连接VIN信号端。所述的抑制电磁干扰的驱动电路中,所述开关电源模块包括第二二极管、第三电容、第二恒压芯片、第三电阻和第二电感;所述第二二极管的正极连接所述第二电感的一端和所述第二恒压芯片的第1脚,所述第二二极管的负极连接所述储能模块、所述恒流源模块、所述负载的输入端和所述第三电容的一端,所述第三电容的另一端连接所述第二电感的另一端和所述负载的输出端;所述第三电阻的一端接地,所述第三电阻的另一端连接所述第二恒压芯片的第2脚,所述第二恒压芯片的5脚连接所述负载的输入端。所述的抑制电磁干扰的驱动电路中,所述恒流源模块包括第一运算放大器、第一MOS管和第四电阻;所述第一MOS管的漏极连接所述整流模块,所述第一MOS管的源极连接所述第一运算放大器的反相输入端和所述第四电阻的一端,所述第四电阻的另一端连接所述储能模块、所述开关电源模块和所述负载的输入端,所述第一MOS管的栅极连接所述第一运算放大器的输出端。所述的抑制电磁干扰的驱动电路中,所述恒流源模块包括第二MOS管、第二运算放大器和第五电阻;所述第二MOS管的漏极连接所述储能模块、所述开关电源模块和所述负载,所述第二MOS管的源极连接所述第五电阻的一端和所述第二运算放大器的反相输入端,所述第二MOS管的栅极连接所述第二运算放大器的输出端,所述第五电阻的另一端连接所述整流模块。所述的抑制电磁干扰的驱动电路中,所述储能模块包括第四电容,所述第四电容的一端连接所述第四电阻的另一端,所述第四电容的另一端接地。所述的抑制电磁干扰的驱动电路中,所述储能模块包括第五电容,所述第五电容的一端连接所述第二MOS管的漏极,所述第五电容的另一端连接所述整流模块。所述的抑制电磁干扰的驱动电路中,所述负载包括第三二极管、LED灯串、调光器、第三运算放大器、第三MOS管和第六电阻;所述第三二极管的正极连接所述第四电容的一端、所述第四电阻的另一端和所述第一恒压芯片的第4脚;所述第三二极管的负极连接所述LED灯串的输入端,所述第三MOS管的漏极连接所述LED灯串的输出端,所述第三MOS管的源极连接所述第六电阻的一端和所述第三运算放大器的反相输入端,所述第三运算放大器的输出端连接所述第三MOS管的栅极,所述第三运算放大器的正相输入端连接所述调光器的第3脚,所述调光器的第2脚接地,所述调光器的第1脚连接所述开关电源模块。一种基于如上所述的抑制电磁干扰的驱动电路的驱动方法,包括如下步骤:输入交流电经过所述整流模块进行整流处理后输出线电压至所述储能模块和所述开关电源模块;在所述线电压大于所述储能模块的充电电压时,由所述储能模块存储电能,在所述线电压小于所述充电电压时,由所述储能模块为所述负载供电;所述开关电源模块将所述线电压转换成低压直流电输出至所述负载;在所述储能模块的存储电能时,所述恒流源模块调节充电电流使得所述储能模块的充电时间增加。一种抑制电磁干扰的驱动装置,包括外壳,所述外壳内设置有PCB板,所述PCB板上设置有如上所述的抑制电磁干扰的驱动电路。相较于现有技术,本专利技术提供的一种抑制电磁干扰的驱动电路、装置及驱动方法,所述抑制电磁干扰的驱动电路包括整流模块、恒流源模块、储能模块、开关电源模块和负载;输入交流电经过所述整流模块进行整流处理后输出线电压至所述储能模块和所述开关电源模块;所述储能模块用于在所述线电压大于所述储能模块的充电电压时存储电能,并在所述线电压小于所述充电电压时为所述开关电源模块和所述负载供电;所述开关电源模块用于将所述线电压转换成低压直流电输出至所述负载;所述恒流源模块用于在所述储能模块的存储电能时调节充电电流,控制所述储能模块的充电时间,通过简单的电路结构实现了抑制电路中的电磁干扰,降低电路中的谐波噪音,提高了功率因数。附图说明图1为本专利技术提供的抑制电磁干扰的驱动电路的电路框图;图2为本专利技术提供的抑制电磁干扰的驱动电路中第一实施例和第二实施例中开关电源模块的电路原理图;图3为本专利技术提供的抑制电磁干扰的驱动电路中第一实施例中的电路原理图;图4为本专利技术提供的抑制电磁干扰的驱动电路中第二实施例中的电路原理图;图5为本专利技术提供的抑制电磁干扰的驱动电路中第一实施例和第二实施例中调光器的电路原理图;图6为本专利技术提供的抑制电磁干扰的驱动电路中第三实施例中的电路原理图;图7为本专利技术提供的抑制电磁干扰的驱动电路的驱动方法的步骤流程图。具体实施方式本专利技术的目的在于提供的一种抑制电磁干扰的驱动电路、装置及驱动方法,通过简单的电路结构实现了抑制电路中因电解电容的充电本文档来自技高网...

【技术保护点】
1.一种抑制电磁干扰的驱动电路,其特征在于,包括整流模块、恒流源模块、储能模块、开关电源模块和负载;输入交流电经过所述整流模块进行整流处理后输出线电压至所述储能模块和所述开关电源模块;所述储能模块用于在所述线电压大于所述储能模块的充电电压时存储电能,并在所述线电压小于所述充电电压时为所述开关电源模块和所述负载供电;所述开关电源模块用于将所述线电压转换成低压直流电输出至所述负载;所述恒流源模块用于在所述储能模块的存储电能时调节充电电流,控制所述储能模块的充电时间。/n

【技术特征摘要】
1.一种抑制电磁干扰的驱动电路,其特征在于,包括整流模块、恒流源模块、储能模块、开关电源模块和负载;输入交流电经过所述整流模块进行整流处理后输出线电压至所述储能模块和所述开关电源模块;所述储能模块用于在所述线电压大于所述储能模块的充电电压时存储电能,并在所述线电压小于所述充电电压时为所述开关电源模块和所述负载供电;所述开关电源模块用于将所述线电压转换成低压直流电输出至所述负载;所述恒流源模块用于在所述储能模块的存储电能时调节充电电流,控制所述储能模块的充电时间。


2.根据权利要求1所述的抑制电磁干扰的驱动电路,其特征在于,所述开关电源模块包括第一恒压芯片、第一二极管、第一电阻、第二电阻、第一电容、第二电容和第一电感,所述第一恒压芯片的第1脚通过所述第二电容连接所述第一二极管的负极、所述第一电阻的一端和所述第一电感的一端,所述第一恒压芯片的第2脚连接所述第一电阻的另一端和所述第二电阻的一端,所述第一恒压芯片的第8脚、第7脚、第6脚和第5脚均连接所述第一二极管的负极,所述第一二极管的正极和所述第一电容的一端接地,所述第一电容的另一端、所述第二电阻的另一端和所述第一电感的一端均VDD信号端;所述第一恒压芯片的第4脚连接VIN信号端。


3.根据权利要求1所述的抑制电磁干扰的驱动电路,其特征在于,所述开关电源模块包括第二二极管、第三电容、第二恒压芯片、第三电阻和第二电感;所述第二二极管的正极连接所述第二电感的一端和所述第二恒压芯片的第1脚,所述第二二极管的负极连接所述储能模块、所述恒流源模块、所述负载的输入端和所述第三电容的一端,所述第三电容的另一端连接所述第二电感的另一端和所述负载的输出端;所述第三电阻的一端接地,所述第三电阻的另一端连接所述第二恒压芯片的第2脚,所述第二恒压芯片的5脚连接所述负载的输入端。


4.根据权利要求2所述的抑制电磁干扰的驱动电路,其特征在于,所述恒流源模块包括第一运算放大器、第一MOS管和第四电阻;所述第一MOS管的漏极连接所述整流模块,所述第一MOS管的源极连接所述第一运算放大器的反相输入端和所述第四电阻的一端,所述第四电阻的另一端连接所述储能模块、所述开关电源模块和所述负载的输入端,所述第一MOS管的栅极连接所述第一运算放大器的输出端。


5.根据权利要求2所述的抑...

【专利技术属性】
技术研发人员:邓迅升陈博麦炎全
申请(专利权)人:深圳市晟碟半导体有限公司
类型:发明
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1