泄放电路的控制电路、芯片及驱动系统技术方案

技术编号:23572404 阅读:40 留言:0更新日期:2020-03-25 11:13
本实用新型专利技术提供一种泄放电路的控制电路、芯片及驱动系统,所述泄放电路的控制电路连接调光器和泄放电路,用于根据获取的当前周期的调光器导通时刻、期望导通时刻以及预设时间差阈值控制下一周期泄放电路的延迟导通时间,并根据所述延迟导通时间生成用于动态调节所述泄放电路的使能信号。本实用新型专利技术通过控制泄放电路的使能信号,使调光器的双向可控硅延迟至期望导通时刻才触发导通,以减小泄放电路的功耗,提高调光器的驱动系统的可靠性。

Control circuit, chip and drive system of discharge circuit

【技术实现步骤摘要】
泄放电路的控制电路、芯片及驱动系统
本技术涉及照明
,特别是涉及一种泄放电路的控制电路、芯片及驱动系统。
技术介绍
LED(LightEmittingDiode),发光二极管,简称LED)照明装置因其能耗低、体积小、耐用性高等优点在照明行业及其他用作指示灯的领域得到了广泛应用。在LED照明装置的一种应用中,通过调光器调整LED灯的亮暗。典型的可控硅调光器电路结构如图1所示,电位器130和电容C构成移相触发网络,当电容C两端电压上升至双向触发二极管140的阻断电压时,双向触发二极管140击穿,双向可控硅150被触发导通,电源110为灯泡120提供电流,灯泡120被点亮,同时电容C被放电。调节电位器130可改变RC时间常数,从而改变双向可控硅150导通时对应的工频相位,以达到改变灯泡120亮度的目的。基于上述可控硅调光器的工作原理,为了使LED驱动器能在可控硅调光器下正常工作,如图2所示,图2为一种现有技术的适用于可控硅调光器的LED驱动系统的结构示意图,该LED驱动系统包括泄放电路210以及LED驱动器220。图3为适用于可控硅调光器的LED驱动系统波形。由于调光器100自身的特性,当调光器100处于导通状态时需要有足够的负载电流维持其导通状态,因此LED驱动器220,特别是线性LED驱动器220会在整流桥后并联泄放电路210。泄放电路210通常始终处于工作状态,当主功率回路电流不足以维持调光器100的正常导通时,提供额外的电流。然而,在实际应用中,由于整流桥后电压很高,泄放电路210会产生较大功耗,对驱动系统可靠性带来不利影响。
技术实现思路
鉴于以上所述现有技术的缺点,本技术的目的在于提供一种泄放电路的控制电路、芯片及驱动系统,用于解决现有技术中泄放电路功耗大、系统可靠性差的问题。为实现上述目的及其他相关目的,本技术的实施例提供一种泄放电路的控制电路,连接调光器和泄放电路,用于根据获取的当前周期的调光器导通时刻、期望导通时刻以及预设时间差阈值控制下一周期泄放电路的延迟导通时间,并根据所述延迟导通时间生成用于动态调节所述泄放电路的使能信号。于本技术的一实施例中,所述控制电路包括:时间差获取模块,在每个周期检测反映母线电压的电信号,以获取调光器导通时刻,并根据所述导通时刻与期望导通时刻获取一时间差;延迟时间控制模块,连接所述时间差获取模块,用以根据当前周期的时间差、延迟时间调节量以及所述预设时间差阈值控制下一周期泄放电路的延迟导通时间;使能信号生成模块,连接所述延迟时间控制模块,用以在计时达到所述延迟导通时间时生成所述使能信号。于本技术的一实施例中,所述时间差获取模块包括:指示信号生成单元,用以检测反映母线电压的电信号,根据所述反映母线电压的电信号生成第一指示信号和第二指示信号;时间差获取单元,用以根据所述第一指示信号超前所述期望导通时刻的时间差获取所述调光器导通时刻超前所述期望导通时刻的所述时间差。于本技术的一实施例中,所述第一指示信号指示调光器中可控硅导通时刻,所述第二指示信号指示反映母线电压的电信号的谷底处。于本技术的一实施例中,所述指示信号生成单元用以将所述反映母线电压的电信号与至少一个参考阈值进行比较,根据比较结果生成所述第一指示信号和所述第二指示信号。于本技术的一实施例中,所述控制电路基于一接收到的调节控制指令获取所述期望导通时刻。于本技术的一实施例中,所述控制电路还包括:期望时刻生成模块,用以获取调光器的期望导通时刻,并将所述期望导通时刻输出至所述时间差获取模块。于本技术的一实施例中,所述期望时刻生成模块基于所述反映母线电压的电信号与一电压阈值的比较结果获取所述期望导通时刻。于本技术的一实施例中,所述期望时刻生成模块基于一接收到的调节控制指令获取所述期望导通时刻。于本技术的一实施例中,所述控制电路还包括:延迟时间调节量生成模块,与所述时间差获取模块相连,用以根据所述时间差生成延迟时间调节量;所述延迟时间调节量大于或等于0,且小于或等于所述时间差。于本技术的一实施例中,所述延迟时间控制模块进一步用以根据当前周期的延迟导通时间、延迟时间调节量、预设时间差阈值、时间差生成下一个周期中泄放电路的延迟导通时间;当所述时间差大于所述预设时间差阈值时,控制下一周期的所述延迟导通时间等于当前周期的延迟导通时间与延迟时间调节量的和,在所述时间差小于所述预设时间差阈值时,控制下一个周期中泄放电路的延迟导通时间等于当前周期的延迟导通时间。于本技术的一实施例中,所述下一个周期中泄放电路的延迟导通时间在所述反映母线电压的电信号处于谷底处更新。于本技术的一实施例中,当所述控制电路上电复位或者所述第一指示信号滞后于所述期望导通时刻时,所述下一个周期中泄放电路的延迟导通时间被复位为初始延迟导通时间。于本技术的一实施例中,所述控制电路还包括:计时模块,与所述指示信号生成单元相连,用以在当前周期的所述第二指示信号有效时开始计时,且当所述计时时长等于当前周期的延迟导通时间时,产生控制所述泄放电路正常工作的使能信号;在下一周期的所述第二指示信号有效时,产生控制关闭所述泄放电路的使能信号。本技术的实施例还提供一种芯片,包括:用于连接设置于供电母线的输入端;用于连接设置于供电母线的泄放电路的输出端;以及如上所述的控制电路,连接调光器和泄放电路,用于根据获取的当前周期的调光器导通时刻、期望导通时刻以及预设时间差阈值控制下一周期泄放电路的延迟导通时间,并根据所述延迟导通时间生成用于动态调节所述泄放电路的使能信号。本技术的实施例还提供一种驱动系统,与一调光器相连,所述驱动系统包括:整流电路,用于将外部交流输入的电压进行整流后输出给负载;如上所述的控制电路;泄放电路,连接于所述控制电路,用以在接收到所述控制电路输出的使能信号时使能;驱动电路,驱动所述负载。如上所述,本技术的泄放电路的控制电路、芯片及驱动系统,具有以下有益效果:本技术通过控制泄放电路的使能信号,使调光器的双向可控硅延迟至期望导通时刻才触发导通,以减小泄放电路的功耗,提高调光器的驱动系统的可靠性。附图说明为了更清楚地说明本技术实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。图1显示为现有技术中典型的可控硅调光器电路结构示意图。图2显示为现有技术中适用于可控硅调光器的LED驱动系统的结构示意图。图3显示为现有技术中适用于可控硅调光器的LED驱动系统的波形图。图4显示为本申请中泄放电路的控制电路在驱动系统中的结构示意图。图5显示为本申请的泄放电路的控制电路基于调光器导通时刻与期望导通时刻的时间差控制泄放电路工作状态的流程图。...

【技术保护点】
1.一种泄放电路的控制电路,其特征在于:连接调光器和泄放电路,用于根据获取的当前周期的调光器导通时刻、期望导通时刻以及预设时间差阈值控制下一周期泄放电路的延迟导通时间,并根据所述延迟导通时间生成用于动态调节所述泄放电路的使能信号。/n

【技术特征摘要】
1.一种泄放电路的控制电路,其特征在于:连接调光器和泄放电路,用于根据获取的当前周期的调光器导通时刻、期望导通时刻以及预设时间差阈值控制下一周期泄放电路的延迟导通时间,并根据所述延迟导通时间生成用于动态调节所述泄放电路的使能信号。


2.根据权利要求1所述的泄放电路的控制电路,其特征在于:所述控制电路包括:
时间差获取模块,在每个周期检测反映母线电压的电信号,以获取调光器导通时刻,并根据所述导通时刻与期望导通时刻获取一时间差;
延迟时间控制模块,连接所述时间差获取模块,用以根据当前周期的时间差、延迟时间调节量以及所述预设时间差阈值控制下一周期泄放电路的延迟导通时间;
使能信号生成模块,连接所述延迟时间控制模块,用以在计时达到所述延迟导通时间时生成所述使能信号。


3.根据权利要求2所述的泄放电路的控制电路,其特征在于:所述时间差获取模块包括:
指示信号生成单元,用以检测反映母线电压的电信号,根据所述反映母线电压的电信号生成第一指示信号和第二指示信号;
时间差获取单元,用以根据所述第一指示信号超前所述期望导通时刻的时间差获取所述调光器导通时刻超前所述期望导通时刻的所述时间差。


4.根据权利要求3所述的泄放电路的控制电路,其特征在于:所述第一指示信号指示调光器中可控硅导通时刻,所述第二指示信号指示反映母线电压的电信号的谷底处。


5.根据权利要求3所述的泄放电路的控制电路,其特征在于:所述指示信号生成单元用以将所述反映母线电压的电信号与至少一个参考阈值进行比较,根据比较结果生成所述第一指示信号和所述第二指示信号。


6.根据权利要求1、2或3所述的泄放电路的控制电路,其特征在于:所述控制电路基于一接收到的调节控制指令获取所述期望导通时刻。


7.根据权利要求2或3所述的泄放电路的控制电路,其特征在于:所述控制电路还包括:
期望时刻生成模块,用以获取调光器的期望导通时刻,并将所述期望导通时刻输出至所述时间差获取模块。


8.根据权利要求7所述的泄放电路的控制电路,其特征在于:所述期望时刻生成模块基于所述反映母线电压的电信号与一电压阈值的比较结果获取所述期望导通时刻。


9.根据权利要求7所述的泄放电路的控制电路,其特征在于:所述期望时刻生成模块基于一接收到的调节控制指令获取所述期望导通时刻。

【专利技术属性】
技术研发人员:郁炜嘉范敏敏
申请(专利权)人:上海晶丰明源半导体股份有限公司
类型:新型
国别省市:上海;31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1