一种基于FMC标准的高速接口自环测试装置和测试方法制造方法及图纸

技术编号:23561690 阅读:39 留言:0更新日期:2020-03-25 06:27
本发明专利技术涉及通信技术领域,尤其涉及一种基于FMC标准的高速接口自环测试装置和测试方法,其特征在于:所述测试装置包括第一FMC连接器、拨码开关、时钟发生器和电源模块;拨码开关一端连接于第一FMC连接器的输入接口,另一端连接于第一FMC连接器的输出接口;拨码开关用于控制第一FMC连接器的同一条链路输入与输出之间的通断从而进行自环测试;时钟发生器用于给第一FMC连接器提供参考时钟;电源模块的输入端连接于第一FMC连接器的电源输出端,电源模块输出端连接于时钟发生器的电源端用于给时钟发生器提供工作电压。本发明专利技术在研发调试阶段将载板和子卡隔开,可单独对载板接口进行自环测试;在量产阶段可对载板跨FMC连接器所有高速接口进行自环测试。

A high speed interface self loop test device and test method based on FMC standard

【技术实现步骤摘要】
一种基于FMC标准的高速接口自环测试装置和测试方法
本专利技术涉及通信
,尤其涉及一种基于FMC标准的高速接口自环测试装置和测试方法。
技术介绍
随着高集成化电路和FPGA应用的快速发展,测试系统模块化架构设计已经成为一种趋势,FMC(FPGAMezzanineCard)是一种专门针对FPGA所定义的互联接口,在模块化数据采集系统的设计与实现中得到广泛应用;一方面,FMC模块之间的复用性和重构性为实现多功能数据采集系统奠定了基础;另一方面,FMC接口的高速多针特性有助于提升系统的采样率及带宽等性能指标;因此,基于FMC模块化构架的数据采集系统设计逐渐成为近年来研究的热点。通过将载板上FPGA的接口连接到FMC连接器上,可进行基于FMC标准的模块化子卡设计,通过子卡可实现不同的数据采集系统和功能,若需要迭代设计或更换对外接口模块,只需更换FMC子卡即可,而无需重新进行板卡设计重新投产,一方面极大地实现了板卡的可重构性、可扩展性和可复用性,另一方面也大大缩短设计和投产周期,实现产品的快速研发和迭代。模块化数据采集系统的设计和实本文档来自技高网...

【技术保护点】
1.一种基于FMC标准的高速接口自环测试装置,其特征在于:包括第一FMC连接器(1)、拨码开关(2)、时钟发生器(3)和电源模块(4);/n拨码开关(2)一端连接于第一FMC连接器(1)的输入接口(101b),另一端连接于第一FMC连接器(1)的输出接口(101a),输入接口(101b)和输出接口(101a)构成FMC接口(101);拨码开关(2)用于控制第一FMC连接器(1)的同一条链路输入与输出之间的通断从而进行自环测试;/n时钟发生器(3)连接于第一FMC连接器(1)的时钟信号端用于给第一FMC连接器(1)提供参考时钟;/n电源模块(4)的输入端连接于第一FMC连接器(1)的电源输出端,...

【技术特征摘要】
1.一种基于FMC标准的高速接口自环测试装置,其特征在于:包括第一FMC连接器(1)、拨码开关(2)、时钟发生器(3)和电源模块(4);
拨码开关(2)一端连接于第一FMC连接器(1)的输入接口(101b),另一端连接于第一FMC连接器(1)的输出接口(101a),输入接口(101b)和输出接口(101a)构成FMC接口(101);拨码开关(2)用于控制第一FMC连接器(1)的同一条链路输入与输出之间的通断从而进行自环测试;
时钟发生器(3)连接于第一FMC连接器(1)的时钟信号端用于给第一FMC连接器(1)提供参考时钟;
电源模块(4)的输入端连接于第一FMC连接器(1)的电源输出端,电源模块(4)输出端连接于时钟发生器(3)的电源端用于给时钟发生器(3)提供工作电压。


2.根据权利要求1所述的基于FMC标准的高速接口自环测试装置,其特征在于:所述第一FMC连接器(1)所有链路的输入接口(101b)与输出接口(101a)之间均设有拨码开关(2)。


3.根据权利要求1所述的基于FMC标准的高速接口自环测试装置,其特征在于:所述时钟发生器(3)用于产生156.25MHz的参考时钟。


4.根据权利要求1所述的基于FMC标准的高速接口自环测试装置,其特征在于:所述电源模块(4)用于将被测载板供给的12V电压转...

【专利技术属性】
技术研发人员:沙晶晶
申请(专利权)人:江苏信息职业技术学院
类型:发明
国别省市:江苏;32

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1