一种应用在数字集成电路物理设计中的延时单元制造技术

技术编号:23377610 阅读:53 留言:0更新日期:2020-02-18 23:38
本实用新型专利技术提供一种应用在数字集成电路物理设计中的延时单元,包括两个有源器件和一段高阻绕线,高阻绕线固定设在所述两个有源器件之间,它的两端分别与两个有源器件电连接,所述两个有源器件和所述高阻绕线固定组合在一起做成一个标准延时单元。此延时单元能够满足低偏差和高精准度的要求,提升建立‑保持时间收敛的效率。

A delay unit applied in the physical design of digital integrated circuits

【技术实现步骤摘要】
一种应用在数字集成电路物理设计中的延时单元
本技术涉及数字集成电路
,尤其涉及一种应用在数字集成电路物理设计中的延时单元。
技术介绍
在数字集成电路物理设计的过程中,建立-保持时间的时序收敛是一个重要的工作内容,也往往会占用物理设计中的大量时间。建立时间Tsu是指在触发器的时钟信号上升沿到来以前,数据稳定不变的时间。保持时间Thd是指在触发器的时钟信号上升沿到来以后,数据稳定不变的时间。如果建立-保持时间不满足时序要求,数据就不能被稳定地打入寄存器,也就不会有稳定的数据传输。在目前的物理设计方法中,如图1所示,针对保持时间为例的路径,为了达到保持时序的收敛,可以通过增加数据路径上的延时量Tcombo来实现;针对建立时间为例的路径,可以通过减少数据路径上的延时量Tcombo来实现。目前常用两种方法调节数据路径上的延时量Tcombo,一种是使用器件延时,另一种是使用线延时。这两种方法都各有不足:第一、器件延时不能提供低偏差的延时量。由于工艺偏差的存在,器件延时量Tcombo-e的最大值Tcombo-e_max与最小值Tcomb本文档来自技高网...

【技术保护点】
1.一种应用在数字集成电路物理设计中的延时单元,其特征在于:包括两个固定设置的有源器件和一段高阻绕线,所述高阻绕线固定设在所述两个有源器件之间,它的两端分别与两个所述有源器件一端电连接,所述两个有源器件会引出接口供外界连接。/n

【技术特征摘要】
1.一种应用在数字集成电路物理设计中的延时单元,其特征在于:包括两个固定设置的有源器件和一段高阻绕线,所述高阻绕线固定设在所述两个有源器件之间,它的两端分别与两个所述有源器件一端电连接,所述两个有源器件会引出接口供外界连接。


2.根据权利要求1所述的应用在数字集成电路物理设计中的延时单元,其特征在于,所述两个有源器件为反相器...

【专利技术属性】
技术研发人员:黄年畤
申请(专利权)人:南京凯鼎电子科技有限公司
类型:新型
国别省市:江苏;32

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1