【技术实现步骤摘要】
PG引脚上电时序合理性的检测方法、系统及相关组件
本专利技术涉及电路
,特别是涉及一种PG引脚上电时序合理性的检测方法、系统及相关组件。
技术介绍
电源芯片能否安全可靠地供电对产品的性能来说至关重要,其中,正确的上电时序是电源安全可靠供电的前提。PowerGood信号是VR(Voltageregulator,电源模块)芯片中的一个关键信号,该信号主要有两个作用,其一是向相关控制芯片反馈电源的工作状态,其二是用作其他电源芯片的Enable信号,从而让电源按设计好的时序上电。因此,PG信号如果在上电过程中出现异常,将会影响系统的正常运行。现有的VR芯片的PG信号引脚通常为open-drainoutput类型,需要采用外部的上拉电平来实现高电平信号的输出,即在设计时,需要通过上拉电阻将PG信号与上拉电平相连。例如图1为利用TPS563210芯片将12V电压转换为3.3V电压的原理图,其PG信号采用输出P3V3作为上拉电平,上拉电阻PR3通常可以参照芯片引脚的耐受电流,选取为1k阻值的电阻。图2为图1的 ...
【技术保护点】
1.一种PG引脚上电时序合理性的检测方法,其特征在于,包括:/n获取VR芯片的PG引脚的上拉电平;/n确定出当所述上拉电平注入到所述VR芯片中的电流值等于所述VR芯片的最大耐受电流时,所述PG引脚的上拉电阻的取值,作为第一电阻值;/n获取所述PG引脚低电平时的对地等效电阻,并基于所述对地等效电阻计算出当所述PG引脚的输出电压等于预设的干扰电压限制值时,所述PG引脚的上拉电阻的取值,作为第二电阻值;/n当判断出所述上拉电阻的实际电阻值低于所述第一电阻值或者低于所述第二电阻值时,输出用于表示所述上拉电阻阻值不合理以及所述PG引脚上电时序存在隐患的第一提示信息。/n
【技术特征摘要】
1.一种PG引脚上电时序合理性的检测方法,其特征在于,包括:
获取VR芯片的PG引脚的上拉电平;
确定出当所述上拉电平注入到所述VR芯片中的电流值等于所述VR芯片的最大耐受电流时,所述PG引脚的上拉电阻的取值,作为第一电阻值;
获取所述PG引脚低电平时的对地等效电阻,并基于所述对地等效电阻计算出当所述PG引脚的输出电压等于预设的干扰电压限制值时,所述PG引脚的上拉电阻的取值,作为第二电阻值;
当判断出所述上拉电阻的实际电阻值低于所述第一电阻值或者低于所述第二电阻值时,输出用于表示所述上拉电阻阻值不合理以及所述PG引脚上电时序存在隐患的第一提示信息。
2.根据权利要求1所述的PG引脚上电时序合理性的检测方法,其特征在于,还包括:
获取当所述VR芯片达到预设的最大边沿速率时所述上拉电阻的取值,作为第三电阻值;
获取当所述VR芯片达到预设的最小边沿速率时所述上拉电阻的取值,作为第四电阻值;
当判断出所述上拉电阻的实际电阻值低于所述第三电阻值或者高于所述第四电阻值时,输出第二提示信息。
3.根据权利要求2所述的PG引脚上电时序合理性的检测方法,其特征在于,还包括:
获取当所述上拉电阻的功率损耗达到预设的损耗阈值时所述上拉电阻的取值,作为第五电阻值;
当判断出所述上拉电阻的实际电阻值低于所述第五电阻值时,输出第三提示信息。
4.根据权利要求3所述的PG引脚上电时序合理性的检测方法,其特征在于,还包括:
利用所述第一电阻值,所述第二电阻值,所述第三电阻值,所述第四电阻值以及所述第五电阻值确定出阻值选择范围并进行所述阻值选择范围的显示;
其中,针对所述阻值选择范围中的任意数值,该数值大于等于所述第一电阻值,且大于等于所述第二电阻值,且大于等于所述第三电阻值,且大于等于所述第五电阻值,且小于等于所述第四电阻值。
5.一种PG引脚上电时序合理性的检测系统,其特征在于,包括:
上拉电平获取模块,用于获取VR芯片的PG引脚的上拉电平;
第一电阻值确定模块,用于确定出当所述上拉电平注入到所述VR芯片中的电流值等于所述VR芯片的最大耐受电流时,所述PG引脚的上拉电阻的取值,作为第一电阻值;
第二电阻值确定模块,用于获取所述PG引...
【专利技术属性】
技术研发人员:王健,
申请(专利权)人:苏州浪潮智能科技有限公司,
类型:发明
国别省市:江苏;32
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。