具有分时及分频启动机制的时钟产生系统及方法技术方案

技术编号:23314524 阅读:25 留言:0更新日期:2020-02-11 17:37
本发明专利技术涉及具有分时及分频启动机制的时钟产生系统及方法。一种具有分时及分频启动机制的时钟产生系统,包括:产生主要时钟信号的时钟源处理电路及依照顺序分别进行分支时钟产生程序的时钟分支电路。时钟分支电路分别包含:分频单元及处理单元。分频单元接收主要时钟信号,以在分支时钟产生程序进行时根据分频数分频并输出分支时钟信号。处理单元控制分频单元在分支时钟产生程序进行前不输出分支时钟信号,并在分支时钟产生程序开始后使分频数逐步调降,以使分频单元产生的分支时钟信号的分支频率自起始频率逐步调增至最终频率以完成分支时钟产生程序。

Clock generation system and method with time-sharing and frequency-sharing start mechanism

【技术实现步骤摘要】
具有分时及分频启动机制的时钟产生系统及方法
本专利技术是有关于时钟产生技术,且特别是有关于一种具有分时及分频启动机制的时钟产生系统及方法。
技术介绍
在传统电路中,常使用时钟树对源头的时钟信号进行分支,以传送至不同的电路区块。然而,随着晶片的尺寸越来越大以及操作频率越来越高,时钟树在所产生的分支时钟推动负载数目越多且操作频率瞬间上升幅度过大时,容易造成瞬间电压衰退过大的问题,进而造成电路的动作错误。因此,如何设计一个新的一种具有分时及分频启动机制的时钟产生系统及方法,以解决上述的缺点,乃为此一业界亟待解决的问题。
技术实现思路
本专利技术之目的在于提供一种具有分时及分频启动机制的时钟产生系统,包括:时钟源处理电路以及多个时钟分支电路。时钟源处理电路配置以产生主要时钟信号。时钟分支电路依照一顺序分别进行分支时钟产生程序,时钟分支电路分别包含:分频单元以及处理单元。分频单元配置以接收主要时钟信号,以在分支时钟产生程序进行时根据分频数进行分频并输出分支时钟信号。处理单元控制分频单元在分支时钟产生程序进行前不输出分支时钟信号本文档来自技高网...

【技术保护点】
1.一种具有分时及分频启动机制的时钟产生系统,包括:/n一时钟源处理电路,配置以产生一主要时钟信号;以及/n多个时钟分支电路,依照一顺序分别进行一分支时钟产生程序,该时钟分支电路分别包含:/n一分频单元,配置以接收该主要时钟信号,以在该分支时钟产生程序进行时根据一分频数进行分频并输出一分支时钟信号;以及/n一处理单元,控制该分频单元在该分支时钟产生程序进行前不输出该分支时钟信号,并在该分支时钟产生程序开始后使该分频数自大于一的一起始分频数依时序逐步调降至一最终分频数,以使该分频单元产生的该分支时钟信号的一分支频率自一起始频率逐步调增至一最终频率以完成该分支时钟产生程序。/n

【技术特征摘要】
20180730 TW 1071263721.一种具有分时及分频启动机制的时钟产生系统,包括:
一时钟源处理电路,配置以产生一主要时钟信号;以及
多个时钟分支电路,依照一顺序分别进行一分支时钟产生程序,该时钟分支电路分别包含:
一分频单元,配置以接收该主要时钟信号,以在该分支时钟产生程序进行时根据一分频数进行分频并输出一分支时钟信号;以及
一处理单元,控制该分频单元在该分支时钟产生程序进行前不输出该分支时钟信号,并在该分支时钟产生程序开始后使该分频数自大于一的一起始分频数依时序逐步调降至一最终分频数,以使该分频单元产生的该分支时钟信号的一分支频率自一起始频率逐步调增至一最终频率以完成该分支时钟产生程序。


2.根据权利要求1所述的时钟产生系统,其中该时钟分支电路分别对应于一电路区块,以使该分频单元将该分支时钟信号输出至该电路区块。


3.根据权利要求1所述的时钟产生系统,其中该时钟源处理电路在产生该主要时钟信号后传送一起始信号以驱动第一个该时钟分支电路进行该分支时钟产生程序,各该时钟分支电路在完成该分支时钟产生程序后分别产生一驱动信号以驱动下一个该时钟分支电路进行该分支时钟产生程序,且最后一个该时钟分支电路在完成该分支时钟产生程序后产生该驱动信号至该时钟源处理电路。


4.根据权利要求1所述的时钟产生系统,其中该时钟源处理电路根据一调频指令依该顺序使该时钟分支电路停止输出该分支时钟信号,再自行停止输出该主要时钟信号,并重新开启产生该主要时钟信号。


5.根据权利要求1所述的时钟产生系统,其中该时钟源处理电路包含:
一锁相回路电路,配置以产生一时钟信号;以及
一时钟输出电路,配置以进行一主要时钟产生程序,并且该时钟输出电路包含:
一时钟输出分频单元,配置以接收该时钟信号,以在该主要时钟产生程序进行时根据一输出分频数进行分频并输出该主要时钟信号;以及
一时钟输出处理单元,控制该时钟输出分频单元在该主要时钟产生程序进行前不输出该主要时钟信号,并在该主要时钟产生程序开始后使该输出分频数自大于一的一起始输出分频数依时序逐步调降至一最终输出分频数,以使该时钟输出分频单元产生的该主要时钟信号的一源头频率自一起始输出频率逐步调增至一最终输出频率以完成该主要时钟产生程序。


6.一种具有分时及分频...

【专利技术属性】
技术研发人员:曹睿彰黄振国刘博伟
申请(专利权)人:瑞昱半导体股份有限公司
类型:发明
国别省市:中国台湾;71

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1