动态触发器和动态触发器的与数据无关的P堆叠反馈电路制造技术

技术编号:23152685 阅读:65 留言:0更新日期:2020-01-18 14:49
公开动态触发器和动态触发器的与数据无关的P堆叠反馈电路。本发明专利技术的方面包括包含与数据无关的P堆叠反馈电路的动态触发器。与数据无关的P堆叠反馈电路可包括:第一P型晶体管,由第一反相信号选通;以及第二P型晶体管,由反相时钟信号选通。第二P型晶体管的漏极可结合到第一P型晶体管的源极。第二P型晶体管的源极可结合到被配置为接收第二反相信号的节点。第二P型晶体管的源极可直接结合到被配置为接收第二反相信号的节点而不是恒定电源。与数据无关的P堆叠反馈电路可包括一个或多个延迟级以消除竞争条件。

Data independent p-stack feedback circuit of dynamic trigger and dynamic trigger

【技术实现步骤摘要】
动态触发器和动态触发器的与数据无关的P堆叠反馈电路本申请要求于2018年7月10日提交的第62/696,330号和于2018年10月3日提交的第16/151,338号美国专利申请的权益,所述美国专利申请通过引用合并于此。
本专利技术的实施例涉及半导体电路,更具体地讲,涉及可集成单级组合电路的具有与数据无关的P堆叠反馈机制的动态触发器。
技术介绍
传统触发器是许多集成电路中常用的组件。在日益复杂的架构中,多个信号汇聚到单个触发器上的场景正以指数速率增长。随着更高的频率目标,路径的负设置余量(negativesetupslack)(即,数据比时钟到达晚到达)正成为许多设计中的瓶颈。为了处理这些和其他增长的问题,触发器必须快速并且具有设置益处。例如,当N:1复用器(MUX)的输出结合(stitch)到触发器的数据输入引脚时,N:1MUX的评估是电路的设置要求的主要贡献者。在一种改善设置要求的方法中,可将N:1MUX集成到触发器中。然而,随着MUX的输入的数量N变得更大,更大数量的信号可汇聚到触发器中,并且反馈电路中的P堆叠的高度将变为N+2。换句话说,P堆叠更高,N堆叠更宽。这增加了电路内的内部节点上的总电容。需要的是一种具有与数据无关的P堆叠反馈机制的改进的动态触发器。
技术实现思路
专利技术的方面包括包含与数据无关的P堆叠反馈电路的动态触发器。与数据无关的P堆叠反馈电路可包括:第一P型晶体管,由第一反相信号选通;以及第二P型晶体管,由反相时钟信号选通。第二P型晶体管的漏极可结合到第一P型晶体管的源极。第二P型晶体管的源极可结合到被配置为接收第二反相信号的节点。第二P型晶体管的源极可直接结合到被配置为接收第二反相信号的节点而不是恒定电源。与数据无关的P堆叠反馈电路可包括一个或多个延迟级以消除竞争条件。通过在处理器中(诸如ARM处理器核内)实现某些专利技术特征,可最好地实现它们。其他类型的处理器或专用集成电路(ASIC)可实现这里公开的专利技术原理。本专利技术构思可在各种移动装置(诸如,智能电话、平板、笔记本计算机等)的处理器和/或存储器模块内实现,或者在各种固定装置(诸如,台式计算机、路由器等)中实现。附图说明从以下参照附图进行的详细描述,本专利技术原理的前述和附加的特征和优点将变得更容易清楚,其中:图1示出根据一些实施例的反相器,其中,反相器示出时钟信号(CK)与反相时钟信号(CKB)之间的差异。图2是根据一些实施例的具有与数据无关的P堆叠反馈机制的动态触发器的示例示图。图3是根据一些实施例的与具有与数据无关的P堆叠反馈机制的动态触发器相关联的示例波形图。图4A示出根据一些实施例的多个反相器的串,其示出时钟信号(CK)与反相时钟信号(CKB)之间的差异。图4B是根据一些实施例的具有与数据无关的P堆叠反馈机制的另一动态触发器的示例示图。图5是根据一些实施例的与具有与数据无关的P堆叠反馈机制的动态触发器相关联的另一示例波形图。图6A是示出与具有与数据无关的P堆叠反馈机制的动态触发器相关联的通过仿真(passsimulation)的另一示例波形图。图6B是示出失败仿真的波形图。图7是根据在此公开的本专利技术构思的实施例的包括具有与数据无关的P堆叠反馈机制的动态触发器的计算系统的示例框图。具体实施方式现在将详细参照本专利技术构思的实施例,本专利技术构思的实施例的示例在附图中示出。在下面的具体实施方式中,阐述了许多具体细节以能够彻底理解本专利技术构思。然而,应当理解,本领域普通技术人员可在没有这些具体细节的情况下实践本专利技术构思。在其他实例中,未详细描述公知的方法、过程、组件、电路和网络,以免不必要地模糊实施例的方面。将理解,尽管可在这里使用术语第一、第二等来描述各种元件,但这些元件不应受这些术语的限制。这些术语仅用于将一个元件与另一元件区分开。例如,在不脱离本专利技术构思的范围的情况下,第一电路可被称为第二电路,类似地,第二电路可被称为第一电路。这里在本专利技术构思的描述中所使用的术语仅用于描述特定实施例的目的,而不意图限制本专利技术构思。如在本专利技术构思和所附权利要求的描述中所使用的,除非上下文另有明确指示,否则单数形式也意图包括复数形式。还将理解,如这里所使用的术语“和/或”指示并包括相关所列项目的一个或多个的任何和所有可能的组合。还将理解,当在本说明书中被使用时,术语“包括”和/或“包含”说明存在阐述的特征、整数、步骤、操作、元件和/或组件的存在,但不排除存在或添加一个或多个其他特征、整数、步骤、操作、元件、组件和/或它们的组。附图的组件和特征不一定按比例绘制。这里公开的实施例涉及可集成单级组合电路的具有与数据无关的P堆叠反馈机制的动态触发器。使用下面详细描述的与数据引脚无关的P堆叠反馈机制以及其他创新延迟技术,各种单级组合电路能够被集成到这里公开的动态触发器中。与传统触发器相比,这样可允许电路以相似的时钟到输出(clock-to-output,CK2Q)速度和对数据引脚的相似设置进行操作。由于因能够消除典型的N:1MUX中的对p沟道金属氧化物半导体场效应晶体管(PMOS)器件的需要而使用更少的器件,所以需要更小的电路面积。通过在电路中使用不同的多边形长度技术(polylengthtechnique),还能够恢复泄漏功率。与简单地结合MUX和触发器相比,即使保持类似的CK2Q延迟,也能实现更好的设置。在布线轨迹可用性较低的密集区域中,能够改善布线拥塞。完整的单元能够被精确地建模,而不是依赖于线模型(wiremodel)。随着工艺、温度和电源电压(PVT)的降低,使用这里公开的动态触发器的总数据至输出(D2Q)益处变得更加明显。总之,与简单地结合传统触发器和组合电路相比,这里公开的动态触发器具有更好的面积,并且显著地改进了对数据引脚的设置。图1示出根据一些实施例的反相器102,反相器102示出时钟信号(CK)与反相时钟信号(CKB)之间的差异,如差异涉及图2。图2是根据一些实施例的具有与数据无关的P堆叠反馈机制(在下文中,也被称为“P堆叠反馈电路”)105的动态触发器100的示例示图。现在参照图1和图2。动态触发器100可包括与数据无关的P堆叠反馈电路105。与数据无关的P堆叠反馈电路105可包括由作为第一信号ZZ1(例如,第一动态网信号(afirstdynamicnetsignal))的反相的第一反相信号ZZ1N(例如,第一动态反相网信号)选通(gate)的第一P型晶体管P1。与数据无关的P堆叠反馈电路105还可包括由反相时钟信号CKB选通的第二P型晶体管P2。在一些实施例中,第二P型晶体管P2的漏极结合到第一P型晶体管P1的源极。在一些实施例中,第二P型晶体管P2的源极结合到节点125,节点125被配置为接收作为第二信号ZZ2(例如,第二动态网信号(aseconddynamicnetsignal))的反相的第二反相信号ZZ2N(例如,第二动态反相网信号)。在一些实施例中,第二P型晶体管P2本文档来自技高网...

【技术保护点】
1.一种动态触发器,包括:/n与数据无关的P堆叠反馈电路,包括:/n第一P型晶体管,由第一反相信号选通;以及/n第二P型晶体管,由反相时钟信号选通,其中:/n第二P型晶体管的漏极结合到第一P型晶体管的源极;并且/n第二P型晶体管的源极结合到被配置为接收第二反相信号的节点。/n

【技术特征摘要】
20180710 US 62/696,330;20181003 US 16/151,3381.一种动态触发器,包括:
与数据无关的P堆叠反馈电路,包括:
第一P型晶体管,由第一反相信号选通;以及
第二P型晶体管,由反相时钟信号选通,其中:
第二P型晶体管的漏极结合到第一P型晶体管的源极;并且
第二P型晶体管的源极结合到被配置为接收第二反相信号的节点。


2.根据权利要求1所述的动态触发器,其中,第二P型晶体管的源极直接结合到被配置为接收第二反相信号的节点而不是恒定电源。


3.根据权利要求1所述的动态触发器,其中,第二P型晶体管的漏极直接结合到第一P型晶体管的源极。


4.根据权利要求3所述的动态触发器,其中,与数据无关的P堆叠反馈电路不包括由数据输入信号选通的晶体管。


5.根据权利要求1所述的动态触发器,还包括N堆叠部分,N堆叠部分包括由数据输入信号选通的N型晶体管。


6.根据权利要求5所述的动态触发器,其中,所述N型晶体管被称为第一N型晶体管,其中,N堆叠部分还包括:
第二N型晶体管,由反馈信号选通;
第三N型晶体管,由时钟信号选通;以及
第四N型晶体管,由第一反相信号选通。


7.根据权利要求6所述的动态触发器,其中,与数据无关的P堆叠反馈电路还包括:
第三P型晶体管,由反馈信号选通;以及
第四P型晶体管,由反相时钟信号选通。


8.根据权利要求7所述的动态触发器,其中:
所述节点被称为第一节点;
第一P型晶体管的漏极结合到第二节点;
所述动态触发器还包括:
第五N型晶体管,由反相时钟信号选通并结合到第二节点;以及
第六N型晶体管,由第一反相信号选通并结合到第二节点。


9.根据权利要求8所述的动态触发器,还包括:
中间部分,包括:
第五P型晶体管,由反馈信号选通并结合到与第一信号相关联的第三节点;以及
第六P型晶体管,由时钟信号选通并结合到与第一信号相关联的第三节点。


10.根据...

【专利技术属性】
技术研发人员:马修·贝尔津什苏曼斯·苏瑞尼
申请(专利权)人:三星电子株式会社
类型:发明
国别省市:韩国;KR

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1