一种电流电压叠加型快速放电电路制造技术

技术编号:23087852 阅读:33 留言:0更新日期:2020-01-11 02:07
本发明专利技术公开了一种电流电压叠加型快速放电电路,包括放电开关管和电驱动电路;放电驱动电路包括电压值检测电路、放大电路、参考电压源、比较控制电路,电压值检测电路的输出端经放大电路放大以后和参考电压源分别输入到比较控制电路的输入端,比较控制电路的输出端接放电开关管的控制端,在电压值检测电路的输出大于参考电压源时,控制放电开关管小电流放电,在电压值检测电路的输出小于参考电压源时,控制放电开关管大电流放电。本发明专利技术通过引入输出电压反馈,控制流过开关管的电压和电流之和维持恒定,在放电前期,电压较高,控制MOS流过的电流很小,在放电后期,电压较低,控制MOS流过的电流很大,可以有效平衡放电的MOS管的总功率。

A fast discharge circuit with current and voltage superposition

【技术实现步骤摘要】
一种电流电压叠加型快速放电电路
本专利技术涉及一种电流电压叠加型快速放电电路。
技术介绍
电容在有电压时会存储能量,在某些情况下需要将电容的能量快速消耗释放。一种做法是在电容上并电阻,利用电阻的发热将能量消耗掉,另一种做法是用控制MOS的电流,使MOS管工作与恒流状态实现放电。此两种放电形式,在放电前期,电压很高,电阻或者MOS管的功率最大,要想实现快速放电,必须选用大功率的电阻或者MOS,并且在放电的后期,电压降低,放电功率越来越小,放电速度越来越慢,不能满足用户的需要。
技术实现思路
本专利技术针对目前公知的恒电阻或者恒电流型放电电路中,需要选用很大功率的电阻或者MOS管才能实现快速放电的情况下。提供一种电流电压叠加型快速放电电路。本专利技术为实现其技术目的所采用的技术方案是:一种电流电压叠加型快速放电电路,包括放电开关管,所述的放电开关管的两端分别与放电端Vout和地之间;所述的放电开关管的控制端接放电驱动电路;所述的放电驱动电路包括放电端Vout电压值检测电路、放大电路、参考电压源、比较控制电路,所述的电压值本文档来自技高网...

【技术保护点】
1.一种电流电压叠加型快速放电电路,包括放电开关管,所述的放电开关管的两端分别与放电端Vout和地之间;所述的放电开关管的控制端接放电驱动电路;其特征在于:所述的放电驱动电路包括放电端Vout电压值检测电路、放大电路、参考电压源、比较控制电路,所述的电压值检测电路的输出端经放大电路放大以后和参考电压源分别输入到比较控制电路的输入端,比较控制电路的输出端接放电开关管的控制端,在电压值检测电路的输出大于参考电压源时,控制放电开关管小电流放电,在电压值检测电路的输出小于参考电压源时,控制放电开关管大电流放电。/n

【技术特征摘要】
1.一种电流电压叠加型快速放电电路,包括放电开关管,所述的放电开关管的两端分别与放电端Vout和地之间;所述的放电开关管的控制端接放电驱动电路;其特征在于:所述的放电驱动电路包括放电端Vout电压值检测电路、放大电路、参考电压源、比较控制电路,所述的电压值检测电路的输出端经放大电路放大以后和参考电压源分别输入到比较控制电路的输入端,比较控制电路的输出端接放电开关管的控制端,在电压值检测电路的输出大于参考电压源时,控制放电开关管小电流放电,在电压值检测电路的输出小于参考电压源时,控制放电开关管大电流放电。


2.根据权利要求1所述的电流电压叠加型快速放电电路,其特征在于:所述的放电开关管为MOS管Q1,MOS管Q1的D、S极分别接放电端Vout和地,G极接所述的放电驱动电路输出端。


3.根据权利要求2所述的电流电压叠加型快速放电电路,其特征在于:所述的电压值检测电路包括检流电阻R3,所述的检流电阻R3连接在MOS管Q1的S极与地之间。


4.根据权利要求3所述的电流电压叠加型快速放电电路,其特征在于:所述的放大电路...

【专利技术属性】
技术研发人员:韩龙腾蒋中为
申请(专利权)人:深圳市金威源科技股份有限公司
类型:发明
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1