【技术实现步骤摘要】
重叠存储器访问的方法相关申请的交叉引用本申请要求于2018年7月3日提交的、申请号为62/693,526、题为“重叠存储器访问的方法(MethodforOVERLAPPORYMEMORYACCESSES)”的美国临时申请的权益,该临时申请通过引用整体并入本文中。
本申请总地涉及存储器系统,更具体地,涉及通过减少在存储器系统的不同存储器芯片之间切换时的访问时间来提高存储器系统的性能。
技术介绍
存储器系统通常包括多个存储器芯片,其连接到单个存储器控制器并由其控制。一些存储器系统是指包括具有多个存储体的存储器芯片的存储器封装,其中存储器芯片的每个存储体共享公共输入/输出总线。单个存储器控制器可用于指导存储器封装的多个存储器芯片的存储器操作。正在开发的各种计算机应用正在推动存储器系统的处理性能和功率效率的改进。存储器系统是新数据密集型应用程序(例如虚拟现实(VR)和增强现实(AR),云计算和人工智能)的关键。这些和其他应用需要改进存储器访问,包括更高的带宽,更高的速度,当然还有更低的功率。专 ...
【技术保护点】
1.一种操作具有多个存储器芯片的存储器的方法,包括:/n采用差分写时钟信号作为两个单端时钟信号,所述两个单端时钟信号是第一写时钟信号和第二写时钟信号;/n采用所述第一写时钟信号控制所述存储器的第一存储器芯片的读和写操作;以及/n独立于对所述第一存储器芯片的控制,采用所述第二写时钟信号控制所述存储器的第二存储器芯片的读和写操作。/n
【技术特征摘要】
20180703 US 62/693,526;20181130 US 16/205,3901.一种操作具有多个存储器芯片的存储器的方法,包括:
采用差分写时钟信号作为两个单端时钟信号,所述两个单端时钟信号是第一写时钟信号和第二写时钟信号;
采用所述第一写时钟信号控制所述存储器的第一存储器芯片的读和写操作;以及
独立于对所述第一存储器芯片的控制,采用所述第二写时钟信号控制所述存储器的第二存储器芯片的读和写操作。
2.如权利要求1所述的方法,还包括将读或写操作从所述第一存储器芯片切换到所述第二存储器芯片。
3.如权利要求2所述的方法,所述切换包括通过在所述第一存储器芯片上进行读或写操作时发送前同步信号来同步所述第二写时钟信号。
4.如权利要求2所述的方法,其中所述切换包括调平所述第一存储器芯片和所述第二存储器芯片。
5.如权利要求3所述的方法,其中所述前同步信号是多循环模式,并且与所述第一写时钟信号或所述第二写时钟信号在总线上不兼容。
6.如权利要求3所述的方法,其中所述切换还包括在发送所述前同步信号的同时发送具有所述第一写时钟信号的后同步信号。
7.如权利要求3所述的方法,其中在完成所述前同步信号之后开始所述切换。
8.如权利要求7所述的方法,其中在完成所述前同步信号、后同步信号和延迟时间之后完成所述切换。
9.如权利要求2所述的方法,其中在访问时间之后完成所述切换,并且所述访问时间等于考虑制造变化的延迟时间。
10.如权利要求1所述的方法,还包括独立于为所述第二存储器芯片调平所述第二单端时钟信号,为所述第一存储器芯片...
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。