射频芯片引脚阻抗测试方法技术

技术编号:23024112 阅读:120 留言:0更新日期:2020-01-03 16:32
本申请适用于芯片测试技术领域,提供了一种射频芯片引脚阻抗测试方法,包括:测试测试板上单个测试夹具的散射参数;测试负载调谐器与测试夹具连接端口的阻抗参数;根据测试夹具的散射参数和阻抗参数得到射频芯片输出引脚的负载阻抗。通过上述方法能够得到精确的射频芯片输出引脚的负载阻抗,有效指导输出匹配电路的设计及调试。

Test method for pin impedance of RF chip

【技术实现步骤摘要】
射频芯片引脚阻抗测试方法
本专利技术属于芯片测试
,尤其涉及一种射频芯片引脚阻抗测试方法。
技术介绍
目前,针对贴装在PCB(PrintedCircuitBoard,印制电路板)上的射频芯片进行Loadpull的测试系统如图1所示,负载调谐器Tuner直接连接到PCB测试板上,而由于PCB测试板上连接电路的射频参数无法准确获取,因此造成无法得到射频芯片引脚处精确的Loadpull,致使无法有效指导输出匹配电路的设计及调试。
技术实现思路
有鉴于此,本专利技术实施例提供了一种射频芯片引脚阻抗测试方法,以解决现有技术中无法得到射频芯片引脚处精确的Loadpull的问题。为解决上述技术问题,本专利技术所采取的技术方案是:一种射频芯片引脚阻抗测试方法,包括:测试测试板上单个测试夹具的散射参数;测试负载调谐器与所述测试夹具连接端口的阻抗参数;根据所述测试夹具的散射参数和所述阻抗参数得到射频芯片输出引脚的负载阻抗。在其中一个实施例中,所述射频芯片输出引脚的负载阻抗由仿真方法或公式计算方法得出。在其中一个实施例中,所述仿真方法包括:在仿真系统中搭建等效电路模型,其中所述测试夹具的散射参数和所述阻抗参数级联;进行仿真得到所述射频芯片输出引脚的负载阻抗。在其中一个实施例中,所述公式计算方法包括:将所述测试夹具的散射参数转换为Z参数;利用所述Z参数和所述阻抗参数计算得到所述射频芯片输出引脚的负载阻抗。在其中一个实施例中,所述将所述测试夹具的散射参数转换为Z参数具体为:根据以下算式计算测试夹具的散射参数转换为Z参数的公式为:其中,S12为反向传输系数,S21为正向传输系数,S11为输入反射系数,S22为输出反射系数,Z0为归一化阻抗。在其中一个实施例中,所述利用所述Z参数和所述阻抗参数计算得到所述射频芯片输出引脚的负载阻抗具体为:根据以下算式计算所述射频芯片输出引脚的负载阻抗:其中,Zout为所述射频芯片输出引脚的负载阻抗,Ztuner为负载调谐器与所述测试夹具连接端口的阻抗参数。在其中一个实施例中,所述测试单个测试夹具的散射参数的方法包括:利用矢量网络分析仪测试校准夹具的散射参数;根据所述校准夹具的散射参数转换得出所述测试夹具的散射参数。在其中一个实施例中,所述根据所述校准夹具的散射参数转换得出所述测试夹具的散射参数具体为:利用PLTS软件对所述校准夹具的散射参数进行仿真得到所述测试夹具的散射参数。在其中一个实施例中,所述测试负载调谐器与所述测试夹具连接端口的阻抗参数具体为:通过矢量网络分析仪测试负载调谐器与所述测试夹具连接端口得到所述阻抗参数。采用上述技术方案所产生的有益效果在于:首先测试测试板上单个测试夹具的散射参数,然后测试负载调谐器与测试夹具连接端口的阻抗参数,最后根据测试夹具的散射参数和阻抗参数得到射频芯片输出引脚的负载阻抗。通过上述方法能够得到精确的射频芯片输出引脚的负载阻抗,能够有效指导输出匹配电路的设计及调试。附图说明为了更清楚地说明本专利技术实施例中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本专利技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。图1是本专利技术实施例提供的射频芯片Loadpull的测试系统示意图;图2是本专利技术实施例提供的射频芯片引脚阻抗的测试流程图;图3是本专利技术实施例提供的测试夹具散射参数的测试流程图;图4是本专利技术实施例提供的仿真方法的流程图;图5是本专利技术实施例提供的仿真系统中搭建电路模型的示意图;图6是本专利技术实施例提供的公式计算方法的流程图。具体实施方式以下描述中,为了说明而不是为了限定,提出了诸如特定系统结构、技术之类的具体细节,以便透彻理解本专利技术实施例。然而,本领域的技术人员应当清楚,在没有这些具体细节的其它实施例中也可以实现本专利技术。在其它情况中,省略对众所周知的系统、装置、电路以及方法的详细说明,以免不必要的细节妨碍本专利技术的描述。为了说明本专利技术所述的技术方案,下面通过具体实施例来进行说明。如图2所示,射频芯片引脚阻抗测试方法,包括:步骤S201,测试测试板上单个测试夹具的散射参数。散射参数,是微波传输中的一个重要参数。散射参数包括反向传输系数S12,也就是隔离;正向传输系数S21,也就是增益;输入反射系数S11,也就是输入回波损耗;输出反射系数S22,也就是输出回波损耗。对单个测试夹具的散射参数进行测试时,首先通过矢量网络分析仪测试校准夹具的散射参数,然后利用校准夹具的散射参数通过软件得到单个的测试夹具的散射参数,例如通过PLTS软件进行仿真,得到单个测试夹具的散射参数。步骤S202,测试负载调谐器与测试夹具连接端口的阻抗参数。测试时,利用矢量网络分析仪测对试负载调谐器与测试夹具连接端口进行测试即可得到。步骤S203,根据测试夹具的散射参数和阻抗参数得到射频芯片输出引脚的负载阻抗。由测试夹具的散射参数和阻抗参数得到射频芯片输出引脚的负载阻抗包括两种方法,分别为仿真方法(即利用软件进行仿真)和公式计算方法(利用公式推导结合以上测得的参数得到射频芯片输出引脚的负载阻抗)。通过上述方法能够对带有射频芯片的测试板直接进行测试,得到射频芯片输出引脚的负载阻抗,为射频芯片输出匹配电路的设计和调试提供数据参考。如图3所示,测试单个测试夹具的散射参数的方法包括:步骤S301,利用矢量网络分析仪测试校准夹具的散射参数。校准夹具是两个测试夹具对接起来组成的,起到校准作用,进行测试时,利用矢量网络分析仪能够得到校准夹具的散射参数。步骤S302,根据校准夹具的散射参数转换得出测试夹具的散射参数,此过程可以利用PLTS软件对校准夹具的散射参数进行仿真得到测试夹具的散射参数。如图4所示,仿真方法包括:步骤S401,在仿真系统中搭建等效电路模型,其中测试夹具的散射参数和阻抗参数级联。射频芯片有多个输出引脚,多个测试夹具和射频芯片的多个输出引脚对应连接,在搭建等效电路模型时,将多个测试夹具的散射参数对应的模型进行并联,然后和阻抗参数的对应模型进行串联,以此完成测试夹具参数和阻抗参数的级联。仿真系统可以使用ADS或其他仿真软件进行仿真,在仿真系统中搭建电路模型,如图5所示,其中S-Fixture为测试夹具的散射参数,Ztuner为负载调谐器与所述测试夹具连接端口的阻抗参数,其中,1端口为与射频引脚连接的端口,2端口为与负载调谐器Tuner连接的端口。步骤S402,进行仿真得到射频芯片输出引脚的负载阻抗。对图5的电路进本文档来自技高网...

【技术保护点】
1.一种射频芯片引脚阻抗测试方法,其特征在于,包括:/n测试测试板上单个测试夹具的散射参数;/n测试负载调谐器与所述测试夹具连接端口的阻抗参数;/n根据所述测试夹具的散射参数和所述阻抗参数得到射频芯片输出引脚的负载阻抗。/n

【技术特征摘要】
1.一种射频芯片引脚阻抗测试方法,其特征在于,包括:
测试测试板上单个测试夹具的散射参数;
测试负载调谐器与所述测试夹具连接端口的阻抗参数;
根据所述测试夹具的散射参数和所述阻抗参数得到射频芯片输出引脚的负载阻抗。


2.根据权利要求1所述的射频芯片引脚阻抗测试方法,其特征在于,所述射频芯片输出引脚的负载阻抗由仿真方法或公式计算方法得出。


3.根据权利要求2所述的射频芯片引脚阻抗测试方法,其特征在于,所述仿真方法包括:
在仿真系统中搭建等效电路模型,其中所述测试夹具的散射参数和所述阻抗参数级联;
进行仿真得到所述射频芯片输出引脚的负载阻抗。


4.根据权利要求2所述的射频芯片引脚阻抗测试方法,其特征在于,所述公式计算方法包括:
将所述测试夹具的散射参数转换为Z参数;
利用所述Z参数和所述阻抗参数计算得到所述射频芯片输出引脚的负载阻抗。


5.根据权利要求4所述的射频芯片引脚阻抗测试方法,其特征在于,所述将所述测试夹具的散射参数转换为Z参数具体为:
根据以下算式计算
测试夹具的散射参数转换为Z参数的公式为:












其中,S...

【专利技术属性】
技术研发人员:何其波
申请(专利权)人:普联技术有限公司
类型:发明
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1