剩余电流动作(漏电)保护单稳延时控制系统技术方案

技术编号:22756421 阅读:27 留言:0更新日期:2019-12-07 04:33
本发明专利技术提供一种剩余电流动作(漏电)保护单稳延时控制系统,包括集成电路、零序互感器ZCT、整流电路、执行机构(脱扣装置)、断路器、晶闸管以及单稳延时电路;整流电路的交流输入端与断路器的电源连接,整流电路的直流输出端通过所述执行机构(脱扣装置)与晶闸管串联连接形成回路;单稳延时电路包括充、放电电阻R6、开关二极管D10以及充、放电电容C4,充、放电电阻R6与开关二极管D10并联再与电容C4串联给电容C4充、放电过程完成延时输出,所述单稳延时电路的输入端连接在运算放大器的输出端,延时电路的输出端与锁存器的信号输入端连接;所述晶闸管的触发端与锁存器信号输出端连接所述控制系统延时范围宽,抗干扰能力强,制造成本低,通用性强。

Single stability delay control system of residual current operation (leakage) protection

The invention provides a residual current action (leakage) protection monostable delay control system, which includes integrated circuit, zero sequence transformer ZCT, rectifier circuit, actuator (tripping device), circuit breaker, thyristor and monostable delay circuit; the AC input end of the rectifier circuit is connected with the power supply of the circuit breaker, and the DC output end of the rectifier circuit is connected with the crystal through the actuator (tripping device) The thyristor is connected in series to form a circuit; the monostable delay circuit includes charge discharge resistance R6, switch diode D10 and charge discharge capacitance C4. The charge discharge resistance R6 is connected in parallel with switch diode D10 and then connected in series with capacitor C4 to complete the delay output during the charge discharge process of capacitor C4. The input end of the monostable delay circuit is connected to the output end of the operational amplifier, and the output end of the delay circuit is locked The signal input end of the memory is connected; the trigger end of the thyristor is connected with the signal output end of the latch; the control system has a wide delay range, strong anti-interference ability, low manufacturing cost and strong universality.

【技术实现步骤摘要】
剩余电流动作(漏电)保护单稳延时控制系统
本专利技术涉及断路器漏电保护器领域,尤其是指一种剩余电流动作(漏电)保护系统。
技术介绍
剩余电流动作保护器又被称为“漏电保护器”,以下简称(漏保)。其主要用于用电设备及电路漏电保护人类、家禽、财产的直接或间接接触保护,当漏电保护器检测到漏电电流超过漏电保护规定值时,漏电脱扣器断开主电路的主触头,断开负载,避免因漏电带来安全隐患的装置。近年来国家一直大力全面的推广及应用漏电保护器,现在我国用漏电保护器非常普及,比前几年触电伤亡相比有很大程度下降,根据国家统计局的2016年数据,全国触电死亡人口下降到每年大约8000人。因此,可以说漏电保护器也是一位时时刻刻默默保护着人类生命及财产安全的好卫士。现有常用的漏电断路器分为电压型和电流型两大类,而电流型又分为电磁型和电子型两种,目前市场上漏电保护断路器,电子控制模块以漏电专用集成(带非延时IC8脚封装和带延时IC16脚封装)为核心控制的叫集成板,集成板分有延时型和非延时型,以晶闸管为核心、无集成电路IC控制的叫分立体板,均能达到漏电保护的功能。非延时型集成板主要有分立电子元件和不带延时功能的8只脚封装的集成电路(IC)构成的控制模块,8只脚封装的集成电路(IC)例如有:54123、54123A等。凡功能或脚位功能与54123相同近似的均为54123基础上改进型。现在市面的漏电保护54123延时电路在运算放大器输出端与锁存器输入端直接短路连接,在两短路联接外与地线之间加放一只电容器,直接对电容充放电,经多年实践证明此电路延时不准,容易误动作,抗干扰能力差,延时范围小。现在市面上生产的延时与不延时保护器是二种集成电路IC芯片,具有延时功能的漏保芯片成本高(IC16只脚封装),体积大,库存多等缺陷。延时型集成板主要有带延时功能的16只脚封装的集成电路(IC)构成的控制模块,16只脚封装的集成电路(IC)有例:54133、54133A等。现在市场上漏电保护器频繁出现越级误动作现象,具体而言为了安全可靠合理用电:电路保护分为一级保护,二级保护,三级保护,末端保护等多段保护级别,如果多段级别的漏电保护器动作时间一致或相近,就会出现多段层级的漏电保护器同步或越级动作。给现实生活、生产造成了很大的损失。因此,如何提供一种成本低、通用性强、灵敏度高并能既避免产品误动作的同时又能保证产品正常的漏电延时保护功能的控制系统,是目前本领域技术人员亟待解决的问题。
技术实现思路
有鉴于此,本专利技术所要解决的技术问题是现有技术中的漏电保护器通用性低、反应不灵敏,易出现电保护器同步或越级动作。为此,本专利技术提供了一种剩余电流动作(漏电)保护单稳延时控制系统。为实现上述目的,本专利技术提供如下技术方案:一种剩余电流动作(漏电)保护单稳延时控制系统,其特征在于:包括集成电路、零序互感器ZCT、整流电路、执行机构(脱扣装置)、断路器、晶闸管以及单稳延时电路;所述整流电路的交流输入端与断路器的电源连接,整流电路的直流输出端通过所述执行机构(脱扣装置)与晶闸管串联连接形成回路;所述集成电路包括运算放大器以及锁存器;所述零序互感器ZCT与断路器串联连接,零序互感器ZCT的副边与IC运算放大器的反相输入端、同相输入端回路连接;所述单稳延时电路包括充、放电电阻R6、开关二极管D10以及充、放电电容C4,充、放电电阻R6与开关二极管D10并联再与充、放电电容C4串联给充、放电电容C4充、放电过程完成延时输出,所述单稳延时电路的输入端连接在运算放大器的输出端,延时电路的输出端与锁存器的信号输入端连接;所述晶闸管的触发端与锁存器信号输出端连接;所述运算放大器的反相输入端与同相输入端之间并联有稳压电路,所述稳压电路包括一并联在运算放大器的反相输入端与同相输入端之间的漏电动作值电阻RL;运算放大器输出端为高电平时D10导通、低电平时D10截止;当运算放大器输出端为高电平时R6与D10形成并联电路,开关管D10导通通过D10快速给延时电容C4充电;当C4充电完成时开关管D10截止,锁存器输入端变为高电平锁存器输出端高电平输出触发晶闸管,晶闸管导通执行机构(脱扣装置)将断路器断开使零序互感器ZCT信号消失,运算放大器输出端变为低电平D10截止,R6给C4快速放电。在本专利技术的一个实施例中,所述稳压电路还包括并联的滤波电容C1、C3,滤波电容C1、C3并联在运算放大器的反相输入端与同相输入端之间并与所述动作值电阻RL并联连接。在本专利技术的一个实施例中,所述单稳延时控制系统还包括一为集成电路提供所需稳压电源的降压、稳压电路,所述降压、稳压电路连接在整流电路中,所述降压、稳压电路包括降压电阻R5、滤波电容C8、稳压二极管W1,所述滤波电容C8、稳压二极管W1串联后与降压电阻并联。在本专利技术的一个实施例中,所述晶闸管的触发端还串联有保护电阻R4,晶闸管与保护电阻R4并联在降压、稳压电路的闭合回路两端,晶闸管与保护电阻R4串联在单稳延时电路与晶闸管触发端的回路之间。在本专利技术的一个实施例中,所述执行机构(脱扣装置)可以是L脱扣器、继电器、发光二极管或者蜂鸣器等信号源。在本专利技术的一个实施例中,所述电容C3的输入端串联保护电阻R3,保护电阻R3与电容C3并在滤波电容C1的两端。本专利技术的有益效果在于:通过设置所述单稳延时电路,运算放大器输出端为高电平时D10导通、低电平时D10截止;当算放大器输出端为高电平时R6与D10形成并联电路,通过D10快速给C4充电;当C4充电完成时锁存器触发执行机构(脱扣装置)使零序互感器ZCT信号消失,运算放大器输出端变为低电平,此时D10截止,给C4快速放电;所述控制系统采用集成电路IC体积小,延时电路与非延时电路在同一款集成电路上完成,无需要更换IC芯片即可完成延时,给漏电保护电路提共了更安全、更合理、延时更精准,更稳定可靠、应用场景更宽广,延时范围宽,抗干扰能力强,制造成本低,通用性强,极大的方便了生产商库存量和用户选择性;本专利技术所述控制系统是把非延时集成电路中的运算放大比较器输出端与锁存器输入端的基础上加入单稳延时电路,做成带延时集成功能的电子模块,体积小,工作稳定可靠,成本低,适用更广泛。附图说明为了更清楚地说明本专利技术实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本专利技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。附图1为本专利技术所述剩余电流动作(漏电)保护单稳延时控制系统的电路原理方框图。附图2为本专利技术所述剩余电流动作(漏电)保护单稳延时控制系统的原理图。附图3为本专利技术所述控制系统的单稳延时电路的另一种实施方式。具体实施方式下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本专利技术一部分本文档来自技高网
...

【技术保护点】
1.一种剩余电流动作(漏电)保护单稳延时控制系统,其特征在于:包括集成电路、零序互感器ZCT、整流电路、执行机构(脱扣装置)、断路器、晶闸管以及单稳延时电路;/n所述整流电路的交流输入端与断路器的电源连接,整流电路的直流输出端通过所述执行机构(脱扣装置)与晶闸管串联连接形成回路;/n所述集成电路包括运算放大器以及锁存器;/n所述零序互感器ZCT与断路器串联连接,零序互感器ZCT的副边与运算放大器的反相输入端、同相输入端回路连接;/n所述单稳延时电路包括充、放电电阻R6、开关二极管D10以及充、放电电容C4,充、放电电阻R6与开关二极管D10并联再与充、放电电容C4串联给充、放电电容C4充、放电过程完成延时输出,所述单稳延时电路的输入端连接在运算放大器的输出端,延时电路的输出端与锁存器的信号输入端连接;/n所述晶闸管的触发端与锁存器信号输出端连接;/n所述运算放大器的反相输入端与同相输入端之间并联有稳压电路,所述稳压电路包括一并联在运算放大器的反相输入端与同相输入端之间的漏电动作值电阻RL;/n运算放大器输出端为高电平时D10导通、低电平时D10截止;当运算放大器输出端为高电平时R6与D10形成并联电路,开关管D10导通,通过D10快速给延时电容C4充电;当C4充电完成时开关管D10截止,锁存器输入端变为高电平,锁存器输出端高电平输出触发晶闸管,晶闸管导通执行机构(脱扣装置)将断路器断开使零序互感器ZCT信号消失,运算放大器输出端变为低电平D10截止,R6给C4快速放电。/n...

【技术特征摘要】
1.一种剩余电流动作(漏电)保护单稳延时控制系统,其特征在于:包括集成电路、零序互感器ZCT、整流电路、执行机构(脱扣装置)、断路器、晶闸管以及单稳延时电路;
所述整流电路的交流输入端与断路器的电源连接,整流电路的直流输出端通过所述执行机构(脱扣装置)与晶闸管串联连接形成回路;
所述集成电路包括运算放大器以及锁存器;
所述零序互感器ZCT与断路器串联连接,零序互感器ZCT的副边与运算放大器的反相输入端、同相输入端回路连接;
所述单稳延时电路包括充、放电电阻R6、开关二极管D10以及充、放电电容C4,充、放电电阻R6与开关二极管D10并联再与充、放电电容C4串联给充、放电电容C4充、放电过程完成延时输出,所述单稳延时电路的输入端连接在运算放大器的输出端,延时电路的输出端与锁存器的信号输入端连接;
所述晶闸管的触发端与锁存器信号输出端连接;
所述运算放大器的反相输入端与同相输入端之间并联有稳压电路,所述稳压电路包括一并联在运算放大器的反相输入端与同相输入端之间的漏电动作值电阻RL;
运算放大器输出端为高电平时D10导通、低电平时D10截止;当运算放大器输出端为高电平时R6与D10形成并联电路,开关管D10导通,通过D10快速给延时电容C4充电;当C4充电完成时开关管D10截止,锁存器输入端变为高电平,锁存器输出端高电平输出触发晶闸管,晶闸管导通执行机构(脱扣装置)将断路器断开使零序互感器ZCT信号消失...

【专利技术属性】
技术研发人员:尚峻立尚于统周凡张丁嘉
申请(专利权)人:温州牛力智能科技有限公司
类型:发明
国别省市:浙江;33

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1