用于执行错误侦测协议的存储器装置及方法制造方法及图纸

技术编号:22329910 阅读:48 留言:0更新日期:2019-10-19 12:14
本发明专利技术公开了一种用于执行错误侦测协议的存储器装置及方法。该存储器装置包含:一存储器阵列;一第一输入端,用以接收对应于一命令周期期间的一控制讯号;一第二输入端,用以在该命令周期期间接收一访问控制讯号,并用以在该命令周期期间接收一错误侦测讯号,其中该错误侦测讯号包含对应于该访问控制讯号的信息;一错误码产生器电路,用以产生对应于一控制器要求的一读取数据信息的该错误侦测讯号;一输出端,用以提供该错误侦测讯号到该控制器;以及一控制逻辑,用以通过比较该访问控制讯号与该错误侦测讯号验证该访问控制讯号的正确性,且当该访问控制讯号的正确性被验证后,在该命令周期期间在该存储器阵列上执行一操作。

【技术实现步骤摘要】
用于执行错误侦测协议的存储器装置及方法本申请是分案申请,母案的申请号:201510688120.X,申请日:2015年10月22日,名称:用于执行错误侦测协议的存储器装置及方法。
本专利技术是有关于的一种用于侦测存储器控制器和存储器装置之间的控制讯号及数据讯号的错误的方法及装置。
技术介绍
存储器装置通常一存储器控制器控制,存储器控制器通过传送命令到存储器装置而可控制存储器装置的操作,例如存储器装置的读取或者写入。存储器控制器的命令或者数据可经由一或多个输入/输出线的数据总线或者根据一特定协议的一通讯路径被传送到存储器装置。示范的「读取」或「写入」协议可使用如图1A及图1B的时序图所示的一串行通讯(串行通讯s)。如图1A所示,一存储器控制器可输出一芯片选择讯号102作为一芯片选择输出CS#,输出一频率讯号104作为一频率输出CLK,及输出一访问控制讯号106作为一或多个数据输入/输出DQ[7:0]。在此例中,在一命令周期一「低电平」的芯片选择讯号102致能串行存取到存储器装置,命令周期延伸频率讯号104的多个频率脉冲的期间。如图1A所示,用于读取命令的访问控制讯号106包含多个命令(CMD)位110,命令位110可例如包含一个2位的命令传送到存储器装置以开始一读取操作。接在命令位110之后,访问控制讯号包含多个地址位120,地址位120可例如包含一个4位的地址以指示存储器装置的读取地址。之后,示范的读取协议可包含一虚拟周期125作为访问控制讯号106的一部份,虚拟周期125可延伸多个频率脉冲,例如图示的4个频率脉冲,以等待存储器装置准备输出的数据。在虚拟周期125之后,访问控制讯号106包含多个读取数据位130。在此例中,存储器控制器可在频率讯号104的上升边缘选通命令位110及地址位120,反之存储器控制器在频率讯号104的下降边缘选通读取数据位130。之后芯片选择讯号102被驱动为「高电平」以结束读取命令周期。如图1B所示,一示范的用于写入命令的访问控制讯号108包含多个命令(CMD)位140传送到存储器装置以开始一写入操作。接在命令位140之后为指示存储器装置的写入地址的多个地址位150。之后,访问控制讯号108包含欲写入到存储器装置的数据构成的多个数据位160。在根据写入协议输出数据位160之后,存储器控制器驱动芯片选择讯号102为「高电平」以触发在存储器装置嵌入写入命令周期。在图1A及图1B的例子中,适当的读取/写入操作部分依据存储器装置及存储器控制器之间的访问控制讯号106/108的完整且精确的传输。随着存储器密度增加且处理量的要求需要更高操作频率访问控制讯号中传送的信息被存储器或存储器控制器不正确的传送或接收的可能也增加了。举例来说,传输延迟和噪声效应可能导致经由总线DQ[7:0]传输的数据命令、地址或数据位的失真而造成存储器装置和存储器控制器之间的访问控制讯号不正确的传输。因此,包含错误侦测能力的串行通讯协议对存储器系统是有益的。
技术实现思路
依据本专利技术,提供一种存储器装置,以执行错误侦测协议。存储器装置包含存储器阵列及第一输入端。第一输入端接收对应于命令周期期间的控制讯号。存储器装置还包含第二输入端,在命令周期期间接收访问控制讯号,并在命令周期期间接收错误侦测讯号,其中错误侦测讯号包含对应于访问控制讯号的信息。存储器装置更包含控制逻辑以通过比较访问控制讯号与错误侦测讯号验证访问控制讯号的正确性,且当访问控制讯号的正确性被验证后,在命令周期期间在存储器阵列上执行操作。依据本专利技术,还提供一种存储器控制器以在存储器装置的存储器阵列上控制读取及写入操作。存储器控制器提供访问控制讯号到存储器装置。访问控制讯号包含命令信息及地址信息。命令信息指示在存储器阵列上欲执行的操作,地址信息指示欲执行的操作的一地址。存储器控制器还产生包含多个命令错误侦测位及多个地址错误侦测位的错误侦测讯号。多个命令错误侦测位对应命令信息,多个地址错误侦测位对应地址信息。存储器控制器更在提供命令信息之后以时间多任务方法提供多个命令错误侦测位到存储器装置,并在提供地址信息之后以时间多任务方法提供多个地址错误侦测位到存储器装置。并且,还提供一种存储器系统,包含存储器控制器以在存储器装置的存储器阵列上控制读取及写入操作。存储器控制器提供访问控制讯号到存储器装置。访问控制讯号包含命令信息及地址信息。命令信息指示在存储器阵列上欲执行的操作,地址信息指示欲执行的操作的一地址。存储器控制器还产生包含多个命令错误侦测位及多个地址错误侦测位的错误侦测讯号。多个命令错误侦测位对应命令信息,多个地址错误侦测位对应地址信息。存储器控制器提供错误侦测讯号到存储器装置。存储器系统还包含存储器装置。存储器装置包含输入端及控制逻辑。输入端接收访问控制讯号及错误侦测讯号。控制逻辑通过比较访问控制讯号与错误侦测讯号验证访问控制讯号的正确性,且当访问控制讯号的正确性被验证后,在命令周期期间在存储器阵列上执行操作。还提供一种方法以使存储器装置执行错误侦测协议。此方法包含接收对应于命令周期的芯片选择讯号,及在命令周期期间接收访问控制讯号及错误侦测讯号,其中错误侦测讯号包含对应于访问控制讯号的信息。此方法还包含比较访问控制讯号与错误侦测讯号以验证访问控制讯号的正确性,且当访问控制讯号的正确性被验证后,在命令周期期间在存储器阵列上执行操作。本专利技术的特征和优点可以从下列的描述中说明,并且部分地是从描述中显而易见的、或者可通过本专利技术的实施而得知。这些特征和优点可以由所附的申请专利范围所特别指出的元件和其组合实现。应当理解的是,前述一般的描述和以下的详细描述都只是示例性和说明性的,并不如要求保护申请专利范围用以限制本专利技术的。所附的图式包含在说明书中,并与说明书构成本说明书的一部分,图式示出了本专利技术的几个实施例,并且可参照说明书用于解释本专利技术的原理。附图说明图1A及图1B绘示传统的串行通讯读取及写入协定的时序图。图2绘示依据本专利技术实施例的示范的存储器系统的示意图。图3绘示依据一示范实施例控制存储器装置的流程图。图4A及图4B绘示示范的串行通讯写入协定的时序图。图5A、图5B及图5C绘示依据一实施例的示范存储器装置的方块图。图6A及图6B绘示依据示范的串行通讯读取协议的时序图。图7A、图7B及图7C绘示依据另一实施例的示范存储器装置的方块图。图8A及图8B绘示示范的串行通讯读取和写入协定的时序图。图9A、图9B及图9C绘示依据另一实施例的示范存储器装置的方块图。图10A及图10B绘示了描述依据本专利技术实施例执行示范通讯协议的存储器装置执行的流程的流程图。【符号说明】102、CS#、402:芯片选择讯号104、CLK、404:频率讯号106、108、420、806、808:访问控制讯号DQ[7:0]:数据输入/输出总线110、140、410:命令位120、150、412:地址位125、417:虚拟周期130、418:读取数据位160、414:数据位CHK[7:0]:错误侦测总线200:存储器系统210:控制器220、220a、220b、220c:存储器装置212、222:频率输出/输入脚位214、224:芯片选择输出/输入脚位216、226:数据总线脚位218、228:错误本文档来自技高网
...

【技术保护点】
1.一种存储器装置,用以执行错误侦测协议,该存储器装置包含:一存储器阵列;一第一输入端,用以接收对应于一命令周期期间的一控制讯号;一第二输入端,用以在该命令周期期间接收一访问控制讯号,并用以在该命令周期期间接收一错误侦测讯号,其中该错误侦测讯号包含对应于该访问控制讯号的信息;一错误码产生器电路,用以产生对应于一控制器要求的一读取数据信息的该错误侦测讯号;一输出端,用以提供该错误侦测讯号到该控制器;以及一控制逻辑,用以通过比较该访问控制讯号与该错误侦测讯号验证该访问控制讯号的正确性,且当该访问控制讯号的正确性被验证后,在该命令周期期间在该存储器阵列上执行一操作。

【技术特征摘要】
2014.11.13 US 62/079,2311.一种存储器装置,用以执行错误侦测协议,该存储器装置包含:一存储器阵列;一第一输入端,用以接收对应于一命令周期期间的一控制讯号;一第二输入端,用以在该命令周期期间接收一访问控制讯号,并用以在该命令周期期间接收一错误侦测讯号,其中该错误侦测讯号包含对应于该访问控制讯号的信息;一错误码产生器电路,用以产生对应于一控制器要求的一读取数据信息的该错误侦测讯号;一输出端,用以提供该错误侦测讯号到该控制器;以及一控制逻辑,用以通过比较该访问控制讯号与该错误侦测讯号验证该访问控制讯号的正确性,且当该访问控制讯号的正确性被验证后,在该命令周期期间在该存储器阵列上执行一操作。2.根据权利要求1所述的存储器装置,其中该第二输入端用以偶接至一控制器与该存储器装置之间的一分享数据总线。3.根据权利要求2所述的存储器装置,其中该第二输入端用以接收该访问控制讯号中提供的多个命令信息位及该错误侦测讯号中提供的多个命令错误侦测位,其中该第二输入端更用以在接收该多个命令错误侦测位之后再接收该多个命令信息位。4.根据权利要求1所述的存储器装置,其...

【专利技术属性】
技术研发人员:张坤龙陈耕晖罗思觉郑家丰
申请(专利权)人:旺宏电子股份有限公司
类型:发明
国别省市:中国台湾,71

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1