阵列基板、显示面板及显示装置制造方法及图纸

技术编号:22297328 阅读:15 留言:0更新日期:2019-10-15 06:06
本发明专利技术公开了一种阵列基板、显示面板及显示装置,阵列基板包括:衬底基板;显示区和周边电路区,显示区包括第一显示区,第一边缘沿第一方向朝向阵列基板内部凹陷形成缺口;第一显示区包括第一子像素,第一显示区内至少一列第一子像素在衬底基板上的正投影与周边电路区在衬底基板上的正投影具有重叠区域;在第一方向上第一显示区内相邻两列第一子像素外边缘的最短距离为D1;第二显示区包括第二子像素,在第一方向上相邻两列第二子像素外边缘的最短距离均相等,且为D2,其中,D1>D2。在保证不增加像素列数的前提下,本发明专利技术使缺口区处的第一子像素与周边电路区在衬底基板上的正投影部分重叠,有利于窄边框的设计。

【技术实现步骤摘要】
阵列基板、显示面板及显示装置
本专利技术涉及显示
,更具体地,涉及一种阵列基板、显示面板及显示装置。
技术介绍
随着电子技术的发展,显示面板制造也趋于成熟,现有技术提供的显示面板包括液晶显示面板、有机发光显示面板、等离子显示面板等。为了增大显示装置的显示画面及外观的美感,提高显示装置的屏占比逐渐成为一种发展趋势。传统的显示装置,例如显示器、电视机、手机、平板电脑等的屏幕通常为规则的矩形。但是随着科学技术的发展,人们对显示装置屏幕的需求越来越多样化,单纯的矩形显示装置已经不能满足消费者的需求,因此,多种形状的显示装置应运而生。现有技术提供的一些显示面板的形状经常被设计为规则矩形以外的形状,这类显示面板通常被称为异形显示面板,异形显示面板可以使显示装置的屏幕形状呈现多样化设计。此外,基于全面屏的结构设计,需要在异形显示面板中设置槽体以安装摄像头、听筒、感应器等。但是设置槽体后,槽体边缘金属走线便会变得非常密集,会使走线间的耦合作用较大,影响显示面板的显示稳定性。为了减小耦合而增加走线间的宽度,又会使得槽体处的边缘宽度变宽。
技术实现思路
有鉴于此,本专利技术提供了一种阵列基板、显示面板及显示装置,用以解决槽体边缘金属走线密集影像显示稳定性的问题。一方面,本专利技术公开了一种阵列基板,包括:衬底基板;显示区和周边电路区,所述显示区包括第一显示区,所述第一显示区包括第一边缘,所述第一边缘沿第一方向朝向所述阵列基板内部凹陷形成缺口;所述第一显示区包括第一子像素,所述第一显示区内,至少一列所述第一子像素在所述衬底基板上的正投影与所述周边电路区在所述衬底基板上的正投影具有重叠区域;在所述第一方向上所述第一显示区内相邻两列所述第一子像素外边缘的最短距离为D1;所述显示区还包括第二显示区,所述第二显示区在第一方向与所述第一显示区相邻,所述第二显示区包括第二子像素,在所述第一方向上相邻两列所述第二子像素外边缘的最短距离均相等,且为D2,其中,D1>D2。可选的,在所述第一显示区内第一方向上相邻两列所述第一子像素外边缘的间距逐渐减小。可选的,在所述第一显示区内第一方向上相邻两列所述第一子像素外边缘的最短距离以等差数列逐渐减小。可选的,所述显示区还包括第三显示区,两个所述第三显示区在第二方向上分别位于所述缺口的两侧,且在所述第二方向上所述第一显示区相邻、在第一方向上与所述第二显示区相邻,所述第一方向和所述第二方向相交,所述第三显示区包括第三子像素,其中,在第一方向上,所述第三显示区内相邻两列所述第三子像素外边缘的最短距离为D3,其中D3>D2。可选的,在第一方向上所述第三显示区内至少一列所述第三子像素在所述衬底基板上的正投影与所述周边电路区在衬底基板上的正投影具有重叠。可选的,所述像素包括第一电极,所述第一电极包括第一甲电极和第一乙电极,其中,所述第一子像素包括第一甲电极,所述第二子像素包括第一乙电极,所述第一甲电极在所述衬底基板上的正投影面积大于所述第一乙电极在所述衬底基板上的正投影面积。可选的,所述缺口处的周边电路区包括多条连接线,所述第三显示区内包括多条沿第二方向延伸的信号线;在第二方向上位于所述缺口两侧的,且位于同一列的两条所述信号线通过所述连接线电连接,所述连接线包括第一连接线和第二连接线,其中,所述第一连接线和所述第二连接线位于不同膜层。可选的,所述第一连接线在所述衬底基板上的正投影与所述第二连接线在所述衬底基板上的正投影至少部分重叠。另一方面,本专利技术还提供了一种显示面板,包括上述任一所述的阵列基板。另一方面,本专利技术还提供了一种显示装置,包括上述所述的显示面板。与现有技术相比,本专利技术提供的阵列基板、显示面板及显示装置,至少实现了如下的有益效果:本专利技术的阵列基板包括衬底基板;显示区和周边电路区,所述显示区包括第一显示区,所述第一显示区包括第一边缘,所述第一边缘沿第一方向朝向所述阵列基板内部凹陷形成缺口;所述第一显示区包括第一子像素,所述第一显示区内,至少一列所述第一子像素在所述衬底基板上的正投影与所述周边电路区在所述衬底基板上的正投影具有重叠区域;在所述第一方向上所述第一显示区内相邻两列所述第一子像素外边缘的最短距离为D1;所述显示区还包括第二显示区,所述第二显示区在第一方向与所述第一显示区相邻,所述第二显示区包括第二子像素,在所述第一方向上相邻两列所述第二子像素外边缘的最短距离均相等,且为D2,其中,D1>D2。本专利技术使缺口区处的第一子像素与周边电路区在衬底基板上的正投影具有重叠区域,并通过改变第一显示区内相邻两列第一子像素之间的距离,使相邻两列第一子像素之间的最短距离大于第二显示区内的相邻两列第二子像素之间的最短距离,这样既可保证不增加像素的列数,又有利于窄边框的设计和实现高占屏比。当然,实施本专利技术的任一产品必不特定需要同时达到以上所述的所有技术效果。通过以下参照附图对本专利技术的示例性实施例的详细描述,本专利技术的其它特征及其优点将会变得清楚。附图说明被结合在说明书中并构成说明书的一部分的附图示出了本专利技术的实施例,并且连同其说明一起用于解释本专利技术的原理。图1是本专利技术提供的一种阵列基板平面结构示意图;图2是本专利技术提供的又一种阵列基板平面结构示意图;图3是本专利技术提供的又一种阵列基板的平面结构示意图;图4是本专利技术提供的又一种阵列基板的平面结构示意图;图5是本专利技术提供的又一种阵列基板的平面结构示意图;图6是本专利技术提供的又一种阵列基板的平面结构示意图;图7是图6中A-A向剖面图;图8是图6中B-B向剖面图;图9是本专利技术提供的又一种阵列基板的平面结构示意图;图10是图9中C-C剖面图;图11是本专利技术提供的又一种阵列基板的平面结构示意图;图12是图11中D-D剖面图;图13是本专利技术提供的一种显示面板的平面结构示意图;图14是本专利技术提供的一种显示装置的平面结构示意图。具体实施方式现在将参照附图来详细描述本专利技术的各种示例性实施例。应注意到:除非另外具体说明,否则在这些实施例中阐述的部件和步骤的相对布置、数字表达式和数值不限制本专利技术的范围。以下对至少一个示例性实施例的描述实际上仅仅是说明性的,决不作为对本专利技术及其应用或使用的任何限制。对于相关领域普通技术人员已知的技术、方法和设备可能不作详细讨论,但在适当情况下,所述技术、方法和设备应当被视为说明书的一部分。在这里示出和讨论的所有例子中,任何具体值应被解释为仅仅是示例性的,而不是作为限制。因此,示例性实施例的其它例子可以具有不同的值。应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步讨论。现有技术中的缺口边缘的电路区域的信号走线需要绕着缺口边缘走,缺口边缘区内金属走线非常密集,并且走线间的耦合作用较大,影响了显示面板的显示效果。为了减小耦合作用,现有技术中增加了走线间的宽度,使缺口边缘区宽度变大,不利于窄边框设计。为了解决这个问题,实现窄边框设计,同时减小缺口边缘密集走线之间的耦合作用,本专利技术提出了一种阵列基板。关于本专利技术提供的阵列基板的实施例,下文将详细描述。请参考图1,图1是本专利技术提供的一种阵列基板平面结构示意图;图1中,阵列基板100包括:衬底基板01;显示区02和周边电路区03,所述显本文档来自技高网...

【技术保护点】
1.一种阵列基板,其特征在于,包括:衬底基板;显示区和周边电路区,所述显示区包括第一显示区,所述第一显示区包括第一边缘,所述第一边缘沿第一方向朝向所述阵列基板内部凹陷形成缺口;所述第一显示区包括第一子像素,所述第一显示区内,至少一列所述第一子像素在所述衬底基板上的正投影与所述周边电路区在所述衬底基板上的正投影具有重叠区域;在所述第一方向上所述第一显示区内相邻两列所述第一子像素外边缘的最短距离为D1;所述显示区还包括第二显示区,所述第二显示区在第一方向与所述第一显示区相邻,所述第二显示区包括第二子像素,在所述第一方向上相邻两列所述第二子像素外边缘的最短距离均相等,且为D2,其中,D1>D2。

【技术特征摘要】
1.一种阵列基板,其特征在于,包括:衬底基板;显示区和周边电路区,所述显示区包括第一显示区,所述第一显示区包括第一边缘,所述第一边缘沿第一方向朝向所述阵列基板内部凹陷形成缺口;所述第一显示区包括第一子像素,所述第一显示区内,至少一列所述第一子像素在所述衬底基板上的正投影与所述周边电路区在所述衬底基板上的正投影具有重叠区域;在所述第一方向上所述第一显示区内相邻两列所述第一子像素外边缘的最短距离为D1;所述显示区还包括第二显示区,所述第二显示区在第一方向与所述第一显示区相邻,所述第二显示区包括第二子像素,在所述第一方向上相邻两列所述第二子像素外边缘的最短距离均相等,且为D2,其中,D1>D2。2.根据权利要求1所述的阵列基板,其特征在于,在所述第一显示区内第一方向上相邻两列所述第一子像素外边缘的间距逐渐减小。3.根据权利要求2所述的阵列基板,其特征在于,在所述第一显示区内第一方向上相邻两列所述第一子像素外边缘的最短距离以等差数列逐渐减小。4.根据权利要求1所述的阵列基板,其特征在于,所述显示区还包括第三显示区,两个所述第三显示区在第二方向上分别位于所述缺口的两侧,且在所述第二方向上所述第一显示区相邻、在第一方向上与所述第二显示区相邻,所述第一方向和所述第二方向相交,所述第三显示区包括...

【专利技术属性】
技术研发人员:梁玉姣
申请(专利权)人:武汉天马微电子有限公司
类型:发明
国别省市:湖北,42

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1