一种像素电路和显示装置制造方法及图纸

技术编号:22170518 阅读:21 留言:0更新日期:2019-09-21 12:08
本发明专利技术实施例公开一种像素电路和显示装置,其中像素电路包括:驱动模块、存储模块、发光模块和漏电流抑制模块;存储模块用于存储驱动模块控制端的电压;驱动模块用于根据驱动模块的控制端的电压驱动发光模块发光;漏电流抑制模块与驱动模块的控制端电连接,用于保持驱动模块的控制端电位。通过设置与驱动模块控制端电连接的模块为漏电流抑制模块,可以使得驱动模块的控制端的电位不容易被泄放掉,使驱动模块控制端的电位可以得到较好保持;并且可使得对像素电路的驱动频率降低,降低包含该像素电路的显示装置中驱动芯片的功耗。因漏电流抑制模块可以使得驱动模块的控制端的电位不容易被泄放,使得存储模块面积可以减小,有利于提高像素密度。

A Pixel Circuit and Display Device

【技术实现步骤摘要】
一种像素电路和显示装置
本专利技术实施例涉及显示
,尤其涉及一种像素电路和显示装置。
技术介绍
随着显示技术的发展,有机发光显示装置得到越来越广泛的应用。有机发光显示装置中包括多个像素电路,像素电路通常包括多个薄膜晶体管,现有技术的像素电路中,与驱动晶体管电连接的薄膜晶体管通常漏电流较大,造成驱动晶体管的栅极电位不稳定,显示装置功耗较大。
技术实现思路
本专利技术提供一种像素电路和显示装置,以实现稳定驱动模块控制端的电位,降低显示装置的功耗。第一方面,本专利技术实施例提供了一种像素电路,包括:驱动模块、存储模块、发光模块和漏电流抑制模块;存储模块用于存储驱动模块控制端的电压;驱动模块用于根据驱动模块的控制端的电压驱动发光模块发光;漏电流抑制模块与驱动模块的控制端电连接,用于保持驱动模块的控制端电位;通过设置与驱动模块控制端电连接的模块为漏电流抑制模块,可以使得驱动模块的控制端的电位不容易被泄放掉,使驱动模块控制端的电位可以得到较好地保持,提高显示效果;并且可以使得对像素电路的驱动频率降低,进而降低包含该像素电路的显示装置中驱动芯片的功耗,最终降低包括该像素电路的整个显示装置的功耗。并且,因漏电流抑制模块可以使得驱动模块的控制端的电位不容易被泄放,使得存储模块的面积可以减小,进而有利于提高像素密度。其中,漏电流抑制模块为氧化物晶体管;氧化物晶体管在截止状态时的漏电流明显小于低温多晶硅薄膜晶体管在截止状态时的漏电流,因此在发光阶段,可以使得驱动模块控制端的电位不容易通过漏电流抑制模块被泄放,使得驱动模块控制端的电位可以保持稳定,有利于提高显示效果。并且,驱动模块控制端的电位保持稳定,使得对像素电路的驱动频率(具体是扫描频率以及向驱动模块控制端写入数据电压的频率)可以降低,进而降低驱动芯片的功耗,最终降低包括该像素电路的整个显示装置的功耗;并且氧化物晶体管的导电均匀性好,各像素电路中氧化物晶体管的阈值电压大小较为均匀,进而可以使得显示时各发光模块的亮度更加均匀,提高显示效果。其中,漏电流抑制模块包括控制端、第一端和第二端;漏电流抑制模块的控制端用于输入控制信号以使漏电流抑制模块导通或关断;漏电流抑制模块还用于向驱动模块的控制端写入数据电压;漏电流抑制模块的控制端与像素电路的第一扫描信号输入端电连接,漏电流抑制模块的第一端与像素电路的数据电压输入端电连接,漏电流抑制模块的第二端与驱动模块的控制端电连接;驱动模块的第一端与像素电路的第一电压信号输入端电连接,驱动模块的第二端与发光模块的第一端电连接,发光模块的第二端与像素电路的第二电压信号输入端电连接;存储模块的两端分别与驱动模块的控制端和驱动模块的第一端电连接。其中,漏电流抑制模块包括第一晶体管,驱动模块包括第二晶体管,存储模块包括第一电容,发光模块包括有机发光二极管;其中,第二晶体管为低温多晶硅晶体管;第一晶体管的栅极作为漏电流抑制模块的控制端,第一晶体管的第一极作为漏电流抑制模块的第一端,第一晶体管的第二极作为漏电流抑制模块的第二端;第二晶体管的栅极作为驱动模块的控制端,第二晶体管的第一极作为驱动模块的第一端,第二晶体管的第二极作为驱动模块的第二端;第一电容的两个极板分别作为存储模块的两端;有机发光二极管的阳极和阴极分别作为发光模块的第一端和第二端;该像素电路只包括两个薄膜晶体管,使得像素电路的版图空间较小,更加有利于提高像素密度。其中,像素电路还包括数据写入模块和第一发光控制模块;漏电流抑制模块包括控制端、第一端和第二端;漏电流抑制模块的控制端用于输入控制信号以使漏电流抑制模块导通或关断;数据写入模块的控制端与像素电路的第二扫描信号输入端电连接,数据写入模块的第一端与像素电路的数据电压输入端电连接,数据写入模块的第二端与驱动模块的第一端电连接;第一发光控制模块的第一端与像素电路的第一电压信号输入端电连接,第一发光控制模块的第二端与驱动模块的第一端电连接,第一发光控制模块的控制端与像素电路的第一发光控制信号输入端电连接;驱动模块的控制端与漏电流抑制模块的第二端电连接,驱动模块的第二端与漏电流抑制模块的第一端电连接,以及还与发光模块的第一端电连接;发光模块的第二端与像素电路的第二电压信号输入端电连接;优选的,数据写入模块包括第三晶体管,驱动模块包括第四晶体管,漏电流抑制模块包括第五晶体管,第一发光控制模块包括第六晶体管,存储模块包括第二电容,发光模块包括有机发光二极管;第三晶体管、第四晶体管和第六晶体管为低温多晶硅晶体管;第三晶体管的栅极作为数据写入模块的控制端,第三晶体管的第一极作为数据写入模块的第一端,第三晶体管的第二极作为数据写入模块的第二端;第四晶体管的栅极作为驱动模块的控制端,第四晶体管的第一极作为驱动模块的第一端,第四晶体管的第二极作为驱动模块的第二端;第五晶体管的栅极作为漏电流抑制模块的控制端,第五晶体管的第一极作为漏电流抑制模块的第一端,第五晶体管的第二极作为漏电流抑制模块的第二端;第六晶体管的栅极作为第一发光控制模块的控制端,第六晶体管的第一极作为第一发光控制模块的第一端,第六晶体管的第二极作为第一发光控制模块的第二端;第二电容的两个极板分别作为存储模块的两端;有机发光二极管的阳极和阴极分别作为发光模块的第一端和第二端。第五晶体管具有较低的漏电流,有利于保持第四晶体管栅极电位的稳定,并且可以实现对第四晶体管阈值电压的补偿,使得最终显示不会受到第四晶体管阈值电压的影响,有利于提高显示均匀性,提高显示效果。其中,该像素电路还包括初始化模块,初始化模块包括控制端、第一端和第二端,初始化模块的控制端与像素电路的第三扫描信号输入端电连接,初始化模块的第一端与像素电路的初始化电压输入端电连接,初始化模块的第二端与发光模块的第一端电连接;优选的,初始化模块包括第七晶体管,第七晶体管的栅极作为初始化模块的控制端,第七晶体管的第一极作为初始化模块的第一端,第七晶体管的第二极作为初始化模块的第二端。初始化模块可对发光模块第一端的电位和驱动模块控制端电位进行初始化,使得驱动模块控制端的电位和发光模块第一端的电位在初始化阶段被泄放掉,避免上一帧驱动时,驱动模块控制端和发光模块第一端残留电荷对本帧显示画面的影响,有利于提高显示效果。其中,第五晶体管和第六晶体管的沟道类型不同,第五晶体管的栅极与像素电路的第一发光控制信号输入端电连接,可以使得第五晶体管和第六晶体管使用一条控制线来进行控制,进而有利于减少包括该像素电路的显示装置的布线,有利于实现显示装置的窄边框。其中,该像素电路还包括第二发光控制模块,第二发光控制模块包括第八晶体管,第八晶体管的第一极与第四晶体管的第二极电连接,第八晶体管的第二极与有机发光器件的阳极电连接,第八晶体管的栅极与像素电路的第二发光控制信号输入端电连接。其中,第三晶体管、第四晶体管、第五晶体管、第六晶体管、第七晶体管和所述第八晶体管为双栅晶体管。因双栅晶体管的漏电流明显小于单栅晶体管的漏电流,因此,将像素电路中各晶体管设置为双栅晶体管,可以进一步减小像素电路中的漏电流,使得在发光阶段第四晶体管的栅极电位可以得到更好地保持,提高显示效果,并且可以使得对像素电路的驱动频率进一步降低,进一步降低整个显示装置的功耗。第二方面,本专利技术实施例还提供了本文档来自技高网...

【技术保护点】
1.一种像素电路,其特征在于,包括:驱动模块、存储模块、发光模块和漏电流抑制模块;所述存储模块用于存储所述驱动模块控制端的电压;所述驱动模块用于根据所述驱动模块的控制端的电压驱动所述发光模块发光;所述漏电流抑制模块与所述驱动模块的控制端电连接,用于保持驱动模块的控制端电位。

【技术特征摘要】
1.一种像素电路,其特征在于,包括:驱动模块、存储模块、发光模块和漏电流抑制模块;所述存储模块用于存储所述驱动模块控制端的电压;所述驱动模块用于根据所述驱动模块的控制端的电压驱动所述发光模块发光;所述漏电流抑制模块与所述驱动模块的控制端电连接,用于保持驱动模块的控制端电位。2.根据权利要求1所述的像素电路,其特征在于,所述漏电流抑制模块为氧化物晶体管。3.根据权利要求1所述的像素电路,其特征在于,所述漏电流抑制模块包括控制端、第一端和第二端;所述漏电流抑制模块的控制端用于输入控制信号以使所述漏电流抑制模块导通或关断;所述漏电流抑制模块还用于向所述驱动模块的控制端写入数据电压;所述漏电流抑制模块的控制端与所述像素电路的第一扫描信号输入端电连接,所述漏电流抑制模块的第一端与所述像素电路的数据电压输入端电连接,所述漏电流抑制模块的第二端与所述驱动模块的控制端电连接;所述驱动模块的第一端与所述像素电路的第一电压信号输入端电连接,所述驱动模块的第二端与所述发光模块的第一端电连接,所述发光模块的第二端与所述像素电路的第二电压信号输入端电连接;所述存储模块的两端分别与所述驱动模块的控制端和所述驱动模块的第一端电连接。4.根据权利要求3所述的像素电路,其特征在于,所述漏电流抑制模块包括第一晶体管,所述驱动模块包括第二晶体管,所述存储模块包括第一电容,所述发光模块包括有机发光二极管;其中,所述第二晶体管为低温多晶硅晶体管;所述第一晶体管的栅极作为所述漏电流抑制模块的控制端,所述第一晶体管的第一极作为所述漏电流抑制模块的第一端,所述第一晶体管的第二极作为所述漏电流抑制模块的第二端;所述第二晶体管的栅极作为所述驱动模块的控制端,第二晶体管的第一极作为所述驱动模块的第一端,所述第二晶体管的第二极作为所述驱动模块的第二端;所述第一电容的两个极板分别作为所述存储模块的两端;所述有机发光二极管的阳极和阴极分别作为所述发光模块的第一端和第二端。5.根据权利要求1所述的像素电路,其特征在于,所述像素电路还包括数据写入模块和第一发光控制模块;所述漏电流抑制模块包括控制端、第一端和第二端;所述漏电流抑制模块的控制端用于输入控制信号以使所述漏电流抑制模块导通或关断;所述数据写入模块的控制端与所述像素电路的第二扫描信号输入端电连接,所述数据写入模块的第一端与所述像素电路的数据电压输入端电连接,所述数据写入模块的第二端与所述驱动模块的第一端电连接;所述第一发光控制模块的第一端与所述像素电路的第一电压信号输入端电连接,所述第一发光控制模块的第二端与所述驱动模块的第一端电连接,所述第一发光控制模块的控制端与所述像素电路的第一发光控制信号输入端电连接;所述驱动模块的控制端与所述漏电流抑制模块的第二端电连接,所述驱动模块的...

【专利技术属性】
技术研发人员:范龙飞王龙彦段培朱晖韩珍珍胡思明张露吴剑龙
申请(专利权)人:合肥维信诺科技有限公司
类型:发明
国别省市:安徽,34

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1