一种基于Cascode电感异位耦合的低噪声放大器制造技术

技术编号:21916985 阅读:28 留言:0更新日期:2019-08-21 13:21
本发明专利技术涉及一种基于Cascode电感异位耦合的低噪声放大器,属于射频集成电路技术领域。该低噪声放大器的基本放大单元由Cascode共源(射)共栅(基)晶体管和四端口电感异位耦合器构成,其中电感异位耦合器的第一端口连接到电源、第二端口连接到共栅(基)晶体管的栅(基)极、第三端口连接到共源(射)晶体管的源(射)极、第四端口接到地。在低噪声放大器电路中引入电感异位耦合器一方面能够降低噪声系数,防止全反射的发生,另一方面能够优化芯片的版图布局减小芯片尺寸。本发明专利技术可应用于中、高频低噪声放大器芯片设计中对带内噪声进行抑制。

A Low Noise Amplifier Based on Cascode Inductance Heterotopic Coupling

【技术实现步骤摘要】
一种基于Cascode电感异位耦合的低噪声放大器
本专利技术属于射频集成电路中的低噪声放大器(LowNoiseAmplifier,简称LNA)
,尤其是涉及一种基于Cascode电感异位耦合的低噪声放大器。
技术介绍
在无线通信系统中,到达接收机的射频信号电平多在微伏数量级,在变频处理之前需要将微弱的射频信号进行有效地放大并且在输出端保持所需的信噪比。为此,LNA通常被广泛应用于接收机前端。LNA在射频电路中除了放大从天线接收的微弱信号从而提高电路的整体增益外,还有四个重要作用:第一,能够改善噪声特性,提高信噪比;第二,使天线和本振器或混频器之间相互隔离,从而很好的避免了可能由本振器所产生的反向传输信号对电路形成的干扰,在天线和混频器之间放上LNA阻碍和限制了信号通过天线向空中辐射的可能;第三,提高了对镜频信号的抑制能力;第四,提高和改善电路的选择性。衡量LNA性能的指标有增益、噪声系数、功耗、线性度等等。随着低功耗技术的不断进步以及手持通信应用的不断拓展,功耗也成为一大普遍关心的指标。增益一般用电压增益(VoltageGain)和功率增益(PowerGain)来衡量。通常用网络S参数S11和S22来衡量LNA的输入和输出匹配,用S12和S21来衡量LNA的隔离度和前向电压增益,噪声系数一般用NF(NoiseFigure)来表示,线性度用1dB压缩点P1dB和三阶交调IP3来表示。LNA的电路设计要求具有低的噪声系数,足够的线性范围,合适的增益,输入输出阻抗的匹配,输入输出之间良好的隔离。在移动通信设备中通常还有低功率消耗的设计要求。需要说明的是,上述的这些指标是互相联系的,甚至是矛盾的,在设计中如何采用折中的原则,兼顾各项指标,具有十分重要的意义。另外,应用场景会从应用层面上对LNA电路的一些指标提出特殊的要求,因此,满足这些特殊要求的LNA电路可能具有不一样的架构,常用的架构包括:单Cascode源极负反馈结构,这种结构的LNA电路由Jung-SunGoo,Hee-TaeAhn,DonaldJ.Ladwig等人在JSSC2002,第994-1002页中的“ANoiseOptimizationTechniqueforIntegratedLow-NoiseAmplifiers”中提出。由于所提出的LNA仅采用了一个Cascode单元,配合源极负反馈技术和片外高品质因子无源器件的使用,在较低的功耗下表现出了较好的匹配和噪声性能。但是源极负反馈技术的过度依赖导致了所提出的LNA的增益较低。共栅输入结构,这种结构的LNA电路由YANGGe-Liang,WANGZhi-Gong,LIZhi-Qun等人在J.InfraredMillim.Waves2014,第584-590页中的“Millimeter-wavelowpowerUWBCMOScommon-gatelow-noiseamplifier”中提出。该LNA在输入级采用了栅极感性化技术,使LNA的噪声性能得到了优化,但这种优化以恶化输入匹配为代价。另外,该LNA作为单片使用时需要加装昂贵的外部元件,增加了制造成本。基于Cascode的双反馈结构,该结构的LNA电路已由Yo-ShengLin,Chang-ZhiChen,Hong-YuYang等人在IEEETMTT2010,第287-296页中的“AnalysisandDesignofaCMOSLNAWithDual-RLC-BranchWidebandInputMatchingNetwork”中提出。该方案中,Cascode单元的共栅晶体管的栅极引入了串联峰化电感,连同漏极的并联峰化网络拓展了LNA的增益带宽。但是,宽带匹配网络过于复杂且含有电阻器件,所以NF没有得到有效控制。噪声抵消结构,采用该结构的LNA电路由F.Broccoleri,E.A.M.Klumperink,和B.Nauta在IEEEJSSC2004,第275-281页中的“WidebandCMOSLow-NoiseAmplifierExploitingThermalNoiseCanceling”中提出。但噪声抵消结构有其自身的局限性,由于辅助支路会引入额外的噪声,所以噪声抵消技术常用于低频场合。此外,另有一种噪声抵消的方案由康凯、易凯、余益明在专利技术专利“基于噪声抵消结构的低噪声放大器”(201310747466.3)中提出。该方案采用共栅输入,在源极和漏极用变压器耦合正反馈实现共源级噪声削弱。但该结构引入了正反馈有潜在的不稳定风险,特别是在频率较高的工作场合,对于如何防止该风险的发生,专利中没有给出相应措施。
技术实现思路
基于以上
技术介绍
,为了解决高频低噪声放大器的噪声抑制问题同时又不引入不稳定因素,本专利技术提出一种基于Cascode电感异位耦合的低噪声放大器,可应用于中、高频信号的放大,并且同时具有良好的匹配和噪声性能。为了实现上述目的,本专利技术采用的技术方案为:一种基于Cascode电感异位耦合的低噪声放大器,包括输入端、输出端、第一电源、第二电源、第一偏置电路、第二偏置电路和两级Cascode电感异位耦合放大电路,两级Cascode电感异位耦合放大电路之间设有级间耦合电容;每级Cascode电感异位耦合放大电路均包括Cascode基本放大单元和异位耦合器;所述Cascode基本放大单元由串联堆叠连接的共栅/基晶体管和共源/射晶体管组成,其中,共栅/基晶体管的源/射极连接到共源/射晶体管的漏/集电极;第一级Cascode电感异位耦合放大电路的异位耦合器包括第一电感器和第二电感器,第二级Cascode电感异位耦合放大电路的异位耦合器包括第三电感器和第四电感器,第二电感器和第三电感器带有中心抽头;第一级Cascode电感异位耦合放大电路中,共源/射晶体管的栅/基极连接到第一电感器的一端,第一电感器的另一端与所述输入端相连;第一偏置电路并联在所述输入端与第二电源之间;共栅/基晶体管的漏/集电极连接第二电感器的一端,第二电感器的另一端连接到第一电源,第二电感器的中心抽头与所述级间耦合电容的一端相连接,级间耦合电容的另一端与第二级Cascode电感异位耦合放大电路中的共源/射晶体管的栅/基极相连;第二级Cascode电感异位耦合放大电路中,共栅/基晶体管的漏/集电极连接第三电感器的一端,第三电感器的另一端通过一个电阻连接到第一电源,第三电感器的中心抽头连接到所述输出端;第二偏置电路并联在第二级Cascode电感异位耦合放大电路中共源/射晶体管的栅/基极与第二电源之间。本专利技术与现有技术相比较,具有如下有益效果:1)能够改善基于Cascode结构共栅(基)晶体管采用栅(基)极串联峰化带来的匹配恶化问题。2)相比非耦合结构,本专利技术所提出的结构具有更低的噪声系数。3)与Cascode单元连接的异位电感采用耦合设计后,芯片的版图面积将会更小。附图说明图1是本专利技术实施例中一种基于Cascode电感异位耦合的低噪声放大器的电路原理图。图2是本专利技术实施例中一种基于Cascode电感异位耦合的低噪声放大器的NF在不同耦合情况下的仿真曲线对比图。图3是本专利技术实施例中一种基于Cascode电感异位耦合的低噪声放大器的输入匹配参数S11在不同耦合情况下的仿真本文档来自技高网
...

【技术保护点】
1.一种基于Cascode电感异位耦合的低噪声放大器,其特征在于,包括输入端、输出端、第一电源、第二电源、第一偏置电路、第二偏置电路和两级Cascode电感异位耦合放大电路,两级Cascode电感异位耦合放大电路之间设有级间耦合电容;每级Cascode电感异位耦合放大电路均包括Cascode基本放大单元和异位耦合器;所述Cascode基本放大单元由串联堆叠连接的共栅/基晶体管和共源/射晶体管组成,其中,共栅/基晶体管的源/射极连接到共源/射晶体管的漏/集电极;第一级Cascode电感异位耦合放大电路的异位耦合器包括第一电感器和第二电感器,第二级Cascode电感异位耦合放大电路的异位耦合器包括第三电感器和第四电感器,第二电感器和第三电感器带有中心抽头;第一级Cascode电感异位耦合放大电路中,共源/射晶体管的栅/基极连接到第一电感器的一端,第一电感器的另一端与所述输入端相连;第一偏置电路并联在所述输入端与第二电源之间;共栅/基晶体管的漏/集电极连接第二电感器的一端,第二电感器的另一端连接到第一电源,第二电感器的中心抽头与所述级间耦合电容的一端相连接,级间耦合电容的另一端与第二级Cascode电感异位耦合放大电路中的共源/射晶体管的栅/基极相连;第二级Cascode电感异位耦合放大电路中,共栅/基晶体管的漏/集电极连接第三电感器的一端,第三电感器的另一端通过一个电阻连接到第一电源,第三电感器的中心抽头连接到所述输出端;第二偏置电路并联在第二级Cascode电感异位耦合放大电路中共源/射晶体管的栅/基极与第二电源之间。...

【技术特征摘要】
1.一种基于Cascode电感异位耦合的低噪声放大器,其特征在于,包括输入端、输出端、第一电源、第二电源、第一偏置电路、第二偏置电路和两级Cascode电感异位耦合放大电路,两级Cascode电感异位耦合放大电路之间设有级间耦合电容;每级Cascode电感异位耦合放大电路均包括Cascode基本放大单元和异位耦合器;所述Cascode基本放大单元由串联堆叠连接的共栅/基晶体管和共源/射晶体管组成,其中,共栅/基晶体管的源/射极连接到共源/射晶体管的漏/集电极;第一级Cascode电感异位耦合放大电路的异位耦合器包括第一电感器和第二电感器,第二级Cascode电感异位耦合放大电路的异位耦合器包括第三电感器和第四电感器,第二电感器和第三电感器带有中心抽头;第一级C...

【专利技术属性】
技术研发人员:杨格亮曲明陈明辉廖春连王旭东
申请(专利权)人:中国电子科技集团公司第五十四研究所
类型:发明
国别省市:河北,13

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1