增强FAR性能的方法、装置、设备及计算机可读存储介质制造方法及图纸

技术编号:21898808 阅读:74 留言:0更新日期:2019-08-17 18:21
本发明专利技术公开了一种增强FAR性能的方法,包括:在多个译码路径的PM值中获取最大PM值与最小PM值,并获取多个译码路径中通过CRC的译码路径的PM值,其中,一条译码路径对应一个PM值;根据通过CRC的译码路径的PM值、最大PM值及最小PM值,确定判断参数;根据判断参数与预设参数,确定通过CRC的译码路径上传输的码字是否为有效码字。本发明专利技术同时还公开了一种增强FAR性能的装置、设备及计算机可读存储介质。

Methods, Devices, Equipment and Computer Readable Storage Medium for Enhancing FAR Performance

【技术实现步骤摘要】
增强FAR性能的方法、装置、设备及计算机可读存储介质
本专利技术涉及通信
,尤其涉及一种增强错误检错率(FalseAlarmRatio,FAR)性能的方法、装置、设备及计算机可读存储介质。
技术介绍
极化码是一种基于信道极化数字信号处理技术的信道编码方案,信道极化将二进制无记忆信道,通过信道分割、信道合并操作引入相关性,从而得到一组新的具有相互依赖关系的二进制极化信道;当参与信道极化的信道数足够多时,所得到的极化信道(比特信道)的信道容量会出现极化现象,即一部分信道的容量将会趋于1,其余的则趋于0;利用这种极化现象,可将自由比特承载在信道容量高的比特信道,而在信道容量低的比特信道上承载固定比特,从而提升传输可靠性;但利用现有的技术对在比特信道上传输的极化码的信息比特进行循环冗余校验(CyclicRedundancyCheck,CRC)时,会有错误检错情况的出现,这样就会导致FAR性能不够高。
技术实现思路
有鉴于此,本专利技术实施例期望提供一种增强FAR性能的方法、装置、设备及计算机可读存储介质,在不增加CRC的校验码比特的情况下,能够有效的减少错误检错情况的出现,能够显著的提高FAR性能。为达到上述目的,本专利技术的技术方案是这样实现的:本专利技术提供一种增强错误检错率FAR性能的方法,所述方法包括:在多个译码路径的路径度量PM值中获取最大PM值与最小PM值,并获取所述多个译码路径中通过循环冗余校验CRC的译码路径的PM值,其中,一条译码路径对应一个PM值;根据所述通过CRC的译码路径的PM值、所述最大PM值及所述最小PM值,确定判断参数;根据所述判断参数与预设参数,确定所述通过CRC的译码路径上传输的码字是否为有效码字。上述方案中,所述根据所述判断参数与预设参数,确定所述通过CRC的译码路径上传输的码字是否为有效码字,包括:在所述判断参数小于或等于所述预设参数时,确定所述通过CRC的译码路径上传输的码字为有效码字;在所述判断参数大于所述预设参数时,确定所述通过CRC的译码路径上传输的码字为无效码字。上述方案中,所述根据所述通过CRC的译码路径的PM值、所述最大PM值及所述最小PM值,确定判断参数,包括:根据公式计算得到所述判断参数,其中,所述ξ为所述判断参数,所述θpass为所述通过CRC的译码路径的PM值,所述θmax为所述最大PM值,所述θmin为所述最小PM值。上述方案中,在所述获取所述多个译码路径中通过CRC的译码路径的PM值之前,所述方法还包括:对所述多个译码路径的PM值按照从小到大的顺序进行排序,得到排序后的多个译码路径;对所述排序后的多个译码路径进行CRC,得到所述通过CRC的译码路径。上述方案中,所述对所述排序后的多个译码路径进行CRC,得到所述通过CRC的译码路径,包括:按照PM值从小到大的顺序依次对所述排序后的多个译码路径进行CRC,得到所述通过CRC的译码路径。本专利技术还提供一种增强错误检错率FAR性能的装置,所述装置包括:获取模块,用于在多个译码路径的路径度量PM值中获取最大PM值与最小PM值,并获取所述多个译码路径中通过循环冗余校验CRC的译码路径的PM值,其中,一条译码路径对应一个PM值;计算模块,用于根据所述通过CRC的译码路径对应的PM值、所述最大PM值及所述最小PM值,确定判断参数;确定模块,用于根据所述判断参数与预设参数,确定所述通过CRC的译码路径上传输的码字是否为有效码字。上述方案中,所述确定模块,具体用于在所述判断参数小于或等于所述预设参数时,确定所述通过CRC的译码路径上传输的码字为有效码字;在所述判断参数大于所述预设参数时,确定所述通过CRC的译码路径上传输的码字为无效码字。本专利技术还提供一种增强错误检错率FAR性能的设备,所述设备包括:接口,总线,存储器,与处理器,所述接口、存储器与处理器通过所述总线相连接,所述存储器用于存储可执行程序,所述处理器被配置为运行所述可执行程序实现如下步骤:在多个译码路径的路径度量PM值中获取最大PM值与最小PM值,并获取所述多个译码路径中通过循环冗余校验CRC的译码路径的PM值,其中,一条译码路径对应一个PM值;根据所述通过CRC的译码路径的PM值、所述最大PM值及所述最小PM值,确定判断参数;根据所述判断参数与预设参数,确定所述通过CRC的译码路径上传输的码字是否为有效码字。上述方案中,所述处理器被配置为运行所述可执行程序具体实现如下步骤:在所述判断参数小于或等于所述预设参数时,确定所述通过CRC的译码路径上传输的码字为有效码字;在所述判断参数大于所述预设参数时,确定所述通过CRC的译码路径上传输的码字为无效码字。本专利技术还提供一种计算机可读存储介质,所述计算机可读存储介质存储有程序,所述程序可被处理器执行,以实现如权利要求1至5任一项所述的增强错误检错率FAR性能的方法的步骤。。本专利技术提供的增强FAR性能的方法、装置、设备及计算机可读存储介质,通过在多个译码路径的PM值中获取最大PM值与最小PM值,并获取多个译码路径中通过CRC的译码路径的PM值,其中,一条译码路径对应一个PM值;根据通过CRC的译码路径的PM值、最大PM值及最小PM值,确定判断参数;根据判断参数与预设参数,确定通过CRC的译码路径上传输的码字是否为有效码字;通过本方案,基于各条译码路径的PM值,辅助CRC的结果,对通过CRC的译码码字是否为有效码字进行检错,在不增加CRC的校验码比特的情况下,即在误块率(BlockErrorRatio,BLER)性能损失较小可忽略的情况下,与现有的检错技术相比,能够有效的减少错误检错情况的出现,能够显著的提高FAR性能;另外,尤其是在译码码字的码长较短的情况下,考虑到BLER性能,CRC的校验码比特的数量不能很多,这时为了达到对FAR性能的需求,就可以采用本专利技术提供的方法对FAR性能进行增强。附图说明图1为本专利技术增强FAR性能的方法实施例一的流程图;图2为本专利技术增强FAR性能的方法实施例二的流程图;图3为本专利技术增强FAR性能的方法场景实施例一的FAR性能比较图;图4为本专利技术增强FAR性能的方法场景实施例二的FAR性能比较图;图5为本专利技术增强FAR性能的装置实施例的结构示意图;图6为本专利技术增强FAR性能的设备实施例的结构示意图。具体实施方式下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述。极化码在编码前,编码装置会针对极化码的信息比特生成CRC的校验码比特;在译码装置译码完成后,会利用生成的CRC的校验码比特对译码得到的信息比特进行CRC,以检测译码码字是否为传输码字;如果输入的不是传输码字,比如译码码字是加性高斯白噪声(AdditiveWhiteGaussianNoise,AWGN)信号,而译码码字的CRC仍然被通过,就称为错误检错;显然,CRC的校验码比特越多,出现错误检错的机会就会减小,那么FAR就会越小,FAR性能就会越好,但是增加CRC的校验码比特会导致BLER的性能损失,因此本专利技术提出的方案的目的是:在不增加CRC的校验码比特的情况下,即在BLER性能损失较小可忽略的情况下,如何提高FAR性能。图1为本专利技术增强FAR性能的方法实施例一的流程图,如图1所示,本专利技术实施例提供的增强F本文档来自技高网...

【技术保护点】
1.一种增强错误检错率FAR性能的方法,其特征在于,所述方法包括:在多个译码路径的路径度量PM值中获取最大PM值与最小PM值,并获取所述多个译码路径中通过循环冗余校验CRC的译码路径的PM值,其中,一条译码路径对应一个PM值;根据所述通过CRC的译码路径的PM值、所述最大PM值及所述最小PM值,确定判断参数;根据所述判断参数与预设参数,确定所述通过CRC的译码路径上传输的码字是否为有效码字。

【技术特征摘要】
1.一种增强错误检错率FAR性能的方法,其特征在于,所述方法包括:在多个译码路径的路径度量PM值中获取最大PM值与最小PM值,并获取所述多个译码路径中通过循环冗余校验CRC的译码路径的PM值,其中,一条译码路径对应一个PM值;根据所述通过CRC的译码路径的PM值、所述最大PM值及所述最小PM值,确定判断参数;根据所述判断参数与预设参数,确定所述通过CRC的译码路径上传输的码字是否为有效码字。2.根据权利要求1所述的方法,其特征在于,所述根据所述判断参数与预设参数,确定所述通过CRC的译码路径上传输的码字是否为有效码字,包括:在所述判断参数小于或等于所述预设参数时,确定所述通过CRC的译码路径上传输的码字为有效码字;在所述判断参数大于所述预设参数时,确定所述通过CRC的译码路径上传输的码字为无效码字。3.根据权利要求1所述的方法,其特征在于,所述根据所述通过CRC的译码路径的PM值、所述最大PM值及所述最小PM值,确定判断参数,包括:根据公式计算得到所述判断参数,其中,所述ξ为所述判断参数,所述θpass为所述通过CRC的译码路径的PM值,所述θmax为所述最大PM值,所述θmin为所述最小PM值。4.根据权利要求1所述的方法,其特征在于,在所述获取所述多个译码路径中通过CRC的译码路径的PM值之前,所述方法还包括:对所述多个译码路径的PM值按照从小到大的顺序进行排序,得到排序后的多个译码路径;对所述排序后的多个译码路径进行CRC,得到所述通过CRC的译码路径。5.根据权利要求4所述的方法,其特征在于,所述对所述排序后的多个译码路径进行CRC,得到所述通过CRC的译码路径,包括:按照PM值从小到大的顺序依次对所述排序后的多个译码路径进行CRC,得到所述通过CRC的译码路径。6.一种增强错误检错率FAR性能的装置,其特征在于,所述装置包括:获取模块,用于在多个译码...

【专利技术属性】
技术研发人员:魏浩李杰任震
申请(专利权)人:中兴通讯股份有限公司
类型:发明
国别省市:广东,44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1