一种支持多显示器功能的多媒体控制系统技术方案

技术编号:21865907 阅读:48 留言:0更新日期:2019-08-14 08:34
本实用新型专利技术提供了一种支持多显示器功能的多媒体控制系统,包括显示控制卡和至少一个显示器;显示控制卡包括FPGA芯片、DRAM芯片和HDMI控制器芯片;FPGA芯片上设有PCIE PHY电路、PCIE控制器、CPU、DDR控制器和显示控制电路;显示控制电路包括依次连接的输入linebuffer模块、显示处理模块和输出linebuffer模块,显示处理模块包括相互连接的视频缩放透明处理单元和映射器;PCIE PHY电路与PCIE控制器信号连接,PCIE控制器经DDR控制器与DRAM芯片信号连接;DDR控制器与CPU信号连接;DRAM芯片通过DDR控制器与显示控制电路信号连接,所述显示控制电路通过HDMI控制器芯片与显示器信号连接。本实用新型专利技术在CPU的控制下通过视频缩放透明处理单元及映射器的叠加处理,实现了在显示器上的多画面编辑显示。

A Multimedia Control System Supporting Multi-Display Function

【技术实现步骤摘要】
一种支持多显示器功能的多媒体控制系统
本技术属于高清数字电视广播领域,尤其是涉及一种支持多显示器功能的多媒体控制系统。
技术介绍
随着数字高清4K演播室的发展,广播电视台演播室及媒体制作中心面临这多画面实时显示、多画面叠加、多画面非线性编辑等需求。当前的显示播出控制系统无法满足4K内容多画面的播出控制。
技术实现思路
有鉴于此,本技术旨在提出一种支持多显示器功能的多媒体控制系统,在CPU的控制下通过视频缩放透明处理单元及映射器的叠加处理,实现了在显示器上的多画面编辑显示。为达到上述目的,本技术的技术方案是这样实现的:一种支持多显示器功能的多媒体控制系统,包括显示控制卡和至少一个显示器;所述显示控制卡包括FPGA芯片、DRAM芯片和HDMI控制器芯片;所述FPGA芯片上设有PCIEPHY电路、PCIE控制器、CPU、DDR控制器和显示控制电路;所述显示控制电路包括依次连接的输入linebuffer模块、显示处理模块和输出linebuffer模块,所述显示处理模块包括相互连接的视频缩放透明处理单元和映射器;所述PCIEPHY电路与PCIE控制器信号连接,所述PCIE控制器经DDR控制器与所述DRAM芯片信号连接;所述DDR控制器与CPU信号连接;所述DRAM芯片通过DDR控制器与显示控制电路信号连接,所述显示控制电路通过HDMI控制器芯片与显示器信号连接。进一步的,所述支持多显示器功能的多媒体控制系统还包括串行FLASH芯片,该串行FLASH芯片与PCIE控制器信号连接,并与CPU信号连接。进一步的,所述显示器为4K显示器。进一步的,所述FPGA芯片的型号为XC5LV550,是美国Xilinx的芯片产品。进一步的,所述HDMI控制器芯片为HDMI2.0控制器芯片或HDMI2.1控制器芯片。进一步的,所述视频缩放透明处理单元为一体式设计的缩放透明混合模块,该缩放透明混合模块具备缩放透明混合(ScalerAlphablanding)功能,由美国Xilinx公司的LogiCOREIPVideoScalercore实现。进一步的,所述视频缩放透明处理单元为相互通信连接的视频缩放器和透明显示单元。进一步的,所述串行FLASH芯片的型号为SST25VF040,是美国SST公司的芯片产品。进一步的,所述HDMI控制器芯片的型号为ADV8005,是美国ADI公司的芯片产品。进一步的,所述DRAM芯片的型号为K4T1G164QF,是韩国三星公司的芯片产品。进一步的,所述PCIEPHY电路的型号为dwc_pcie3.0_phy,是美国Synopsys公司的IP产品。进一步的,所述PCIE控制器型号为dwc_pcie3.0_ctrl,是美国Synopsys公司的IP产品。进一步的,所述CPU型号为CortexA7,是英国ARM公司的IP产品。进一步的,所述DDR控制器的型号为dwc_ddr23l_mctl,是美国Synopsys公司的IP产品。相对于现有技术,本技术所述的支持多显示器功能的多媒体控制系统具有以下优势:(1)本技术所述的支持多显示器功能的多媒体控制系统,在CPU的控制下通过视频缩放透明处理单元及映射器的叠加处理,实现了在显示器上的多画面编辑显示。附图说明构成本技术的一部分的附图用来提供对本技术的进一步理解,本技术的示意性实施例及其说明用于解释本技术,并不构成对本技术的不当限定。在附图中:图1为本技术实施例所述的支持多显示器功能的多媒体控制系统关系示意图;图2为本技术实施例所述的4个4K显示器的任意拼接组合关系示意图;图3为本技术实施例所述的显示控制卡原理示意图;图4为本技术实施例所述的16个画面4x4显示的信号处理流程图;图5为本技术实施例所述的1个画面由4个4K显示器的任意拼接组合显示流程图;图6为本技术实施例所述的映射器原理示意图。具体实施方式需要说明的是,在不冲突的情况下,本技术中的实施例及实施例中的特征可以相互组合。在本技术的描述中,需要理解的是,术语“中心”、“纵向”、“横向”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本技术和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本技术的限制。此外,术语“第一”、“第二”等仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”等的特征可以明示或者隐含地包括一个或者更多个该特征。在本技术的描述中,除非另有说明,“多个”的含义是两个或两个以上。在本技术的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以通过具体情况理解上述术语在本技术中的具体含义。下面将参考附图并结合实施例来详细说明本技术。如图1和3所示,本技术提供一种支持多显示器功能的多媒体控制系统,包括显示控制卡和至少一个显示器;所述显示控制卡包括FPGA芯片、DRAM芯片和HDMI控制器芯片;所述FPGA芯片上设有PCIEPHY电路、PCIE控制器、CPU、DDR控制器和显示控制电路;所述显示控制电路包括依次连接的输入linebuffer模块、显示处理模块和输出linebuffer模块,所述显示处理模块包括相互连接的视频缩放透明处理单元和映射器;所述PCIEPHY电路与PCIE控制器信号连接,所述PCIE控制器经DDR控制器与所述DRAM芯片信号连接;所述DDR控制器与CPU信号连接;所述DRAM芯片通过DDR控制器与显示控制电路信号连接,所述显示控制电路通过HDMI控制器芯片与显示器信号连接。进一步的,所述支持多显示器功能的多媒体控制系统还包括串行FLASH芯片,该串行FLASH芯片与PCIE控制器信号连接,并与CPU信号连接。进一步的,所述显示器为4K显示器。进一步的,所述FPGA芯片的型号为XC5LV550,是美国Xilinx的芯片产品。进一步的,所述HDMI控制器芯片为HDMI2.0控制器芯片或HDMI2.1控制器芯片。进一步的,所述视频缩放透明处理单元为缩放透明混合模块,该缩放透明混合模块具备缩放透明混合(ScalerAlphablanding)功能,由美国Xilinx公司的LogiCOREIPVideoScalercore实现。进一步的,所述视频缩放透明处理单元为分开设计并相互通信连接的视频缩放器和透明显示单元,视频缩放器和透明显示单元均为比较成熟的现有技术,在较多设备中均有体现,例如专利【CN200810089674-液晶显示装置及其显示控制方法】中的显示控制单元即可实现对图片的缩放处理,专利【CN201611127912-终端的显示控制方法及显示控制系统】中也公开了用于图片缩放处理的缩放显示模块,专利【CN2014本文档来自技高网...

【技术保护点】
1.一种支持多显示器功能的多媒体控制系统,其特征在于:包括显示控制卡和至少一个显示器;所述显示控制卡包括FPGA芯片、DRAM芯片和HDMI控制器芯片;所述FPGA芯片上设有PCIE PHY电路、PCIE控制器、CPU、DDR控制器和显示控制电路;所述显示控制电路包括依次连接的输入linebuffer模块、显示处理模块和输出linebuffer模块,所述显示处理模块包括相互连接的视频缩放透明处理单元和映射器;所述PCIE PHY电路与PCIE控制器信号连接,所述PCIE控制器经DDR控制器与所述DRAM芯片信号连接;所述DDR控制器与CPU信号连接;所述DRAM芯片通过DDR控制器与显示控制电路信号连接,所述显示控制电路通过HDMI控制器芯片与显示器信号连接。

【技术特征摘要】
1.一种支持多显示器功能的多媒体控制系统,其特征在于:包括显示控制卡和至少一个显示器;所述显示控制卡包括FPGA芯片、DRAM芯片和HDMI控制器芯片;所述FPGA芯片上设有PCIEPHY电路、PCIE控制器、CPU、DDR控制器和显示控制电路;所述显示控制电路包括依次连接的输入linebuffer模块、显示处理模块和输出linebuffer模块,所述显示处理模块包括相互连接的视频缩放透明处理单元和映射器;所述PCIEPHY电路与PCIE控制器信号连接,所述PCIE控制器经DDR控制器与所述DRAM芯片信号连接;所述DDR控制器与CPU信号连接;所述DRAM芯片通过DDR控制器与显示控制电路信号连接,所述显示控制电路通过HDMI控制器芯片与显示器信号连接。2.根据权利要求1所述的支持多显示器功能的多媒体控制系统,其特征在于:还包括串行FLASH芯片,该串行FLASH芯片与PCIE控制器信号连接,并与CPU信号连接。3.根据权利要求1所述的支持多显示器功能的多媒体控制系统,其特...

【专利技术属性】
技术研发人员:常彪
申请(专利权)人:天津益华微电子有限公司
类型:新型
国别省市:天津,12

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1