一种GOA电路及GOA驱动显示装置制造方法及图纸

技术编号:21835819 阅读:33 留言:0更新日期:2019-08-10 19:12
本发明专利技术揭露一种GOA电路及GOA驱动显示装置,通过优化GOA电路,采用由14个薄膜晶体管和2个电容器组成的GOA单元,分别实现拉高/拉低节点信号、时序控制、放大输出信号的功能,能够在保证GOA电路性能的同时,减少栅极芯片的使用量,从而实现显示装置窄边框的效果并降低生产成本。

A GOA Circuit and GOA Driving Display Device

【技术实现步骤摘要】
一种GOA电路及GOA驱动显示装置
本专利技术涉及显示
,尤其是涉及一种能够在保证GOA电路性能的同时减少IC的使用量的GOA电路及GOA驱动显示装置。
技术介绍
随着光电与半导体技术的发展,液晶显示器(LiquidCrystalDisplay,LCD)也得到了蓬勃发展,被广泛应用于人们的生活和工作中。在诸多液晶显示器中,薄膜晶体管液晶显示器(ThinFilmTransistorLiquidCrystalDisplay,以下简称TFT-LCD)具有高空间利用效率、低消耗功率、无辐射以及低电磁干扰等优越特性,近来已成为市场的主流。阵列基板行驱动(GateDriveronArray,以下简称GOA)技术,是利用现有TFT-LCD阵列制程,将栅极芯片(GateIC)的驱动功能集成到阵列(Array)基板上,实现对栅极逐行扫描的驱动方式的一项技术。如何能够在保证GOA电路性能的同时,减少栅极芯片的使用量,对实现显示器窄边框(narrowborder)的效果并降低生产成本有很大意义。
技术实现思路
本专利技术的目的在于,提供一种GOA电路及GOA驱动显示装置,能够在保证GOA电路性能的同时,减少栅极芯片的使用量,实现显示装置窄边框的效果并降低生产成本。为实现上述目的,本专利技术提供了一种应用于显示装置的GOA电路,包括级联的多个GOA单元,其中第n级GOA单元对第n级水平扫描线的充电进行控制;所述第n级GOA单元包括输入模块、锁存模块、放大输出模块以及反馈模块;所述输入模块,电连接第n-1级GOA单元的第一输出端、第n+2级GOA单元的第一输出端、公共接地电压总线以及所述第n级GOA单元的第一节点和第二节点,用于拉高或拉低所述第一节点的信号;所述锁存模块,电连接所述第一节点、所述第二节点、所述公共接地电压总线、第二时钟信号总线和所述第n级GOA单元的第一输出端与第二输出端,用于维持所述第一节点的高电位,以及拉低所述第二节点的电位;所述放大输出模块,电连接所述第一节点、第一时钟信号总线和所述第n级GOA单元的第一输出端与第二输出端,用于对所述第n级GOA单元的级传信号进行放大并输出;所述反馈模块,电连接所述第一节点、所述第二节点、所述公共接地电压总线、第一反馈信号总线和第二反馈信号总线,用于根据第一反馈信号和第二反馈信号的交替控制拉低所述第一节点的电位。为实现上述目的,本专利技术提供了一种GOA驱动显示装置,包括本专利技术所述的GOA电路。本专利技术的优点在于,本专利技术通过优化GOA电路,能够在保证GOA电路性能的同时,减少栅极芯片的使用量,从而实现显示装置窄边框的效果并降低生产成本。附图说明为了更清楚地说明本专利技术实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本专利技术的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其它的附图。图1,本专利技术GOA单元的架构示意图;图2,本专利技术GOA单元一实施例的电路图;图3,本专利技术GOA电路的GOA单元的排列与总线框架的架构示意图;图4为图3所示电路的输入输出时序图;图5,本专利技术GOA驱动显示装置结构示意图。具体实施方式下面详细描述本专利技术的实施方式,所述实施方式的示例在附图中示出,其中自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。下面通过参考附图描述的实施方式是示例性的,仅用于解释本专利技术,而不能理解为对本专利技术的限制。此外,本专利技术在不同例子中重复参考数字和/或参考字母,这种重复是为了简化和清楚的目的,其本身不指示所讨论各种实施方式和/或设置之间的关系。为了将栅极芯片(GateIC)驱动功能集成到玻璃基板上,实现窄边框的效果,增加显示区域,并降低生产成本,本专利技术应用于显示装置的GOA电路,对现有GOA电路进行优化,采用由14个薄膜晶体管和2个电容器组成的GOA单元(14TFT+2C结构),分别实现拉高/拉低节点信号、时序控制、放大输出信号的功能。驱动总线由第一时钟信号总线(CLK1)、第二时钟信号总线(CLK2)、第一反馈信号总线(FLC1)、第二反馈信号总线(FLC2)以及公共接地电压总线(VSS)组成。GOA单元的第一输入端(Input1)为单脉冲级传信号的逐级传送,第1级GOA单元的第一输入端(Input1)由启动信号(STV)输入,第2级及之后均有上一级(第n-1级)的GOA单元的第一输出端(Ouput1)进行信号传送;GOA单元的第二输入端(Input2)信号由下下一级(第n+2级)的GOA单元的第一输出端(Ouput1)进行信号传送,GOA单元的第一输出端(Ouput1)输出单脉冲级传信号至下一级(第n+1级)GOA单元的第一输入端(Input1)与上上一级(第n-2级)GOA单元的第二输入端(Input2),实现信号反馈;GOA单元的第二输出端(Output2)输出的栅极信号(gate)输入至显示装置的TFT阵列基板内。本专利技术在低功耗和高性能部分有优势,能够在保证GOA电路性能的同时,减少栅极芯片的使用量,从而实现显示装置窄边框的效果并降低生产成本。参考图1-图4,其中,图1为本专利技术GOA单元的架构示意图,图2为本专利技术GOA单元一实施例的电路图,图3为本专利技术GOA电路的GOA单元的排列与总线框架的架构示意图,图4为图3所示电路的输入输出时序图。本专利技术GOA电路应用于显示装置,包括级联的多个GOA单元,其中第n级GOA单元对第n级水平扫描线的充电进行控制。如图1所示,以第n级GOA单元10为例,其包括输入模块11、锁存模块12、放大输出模块13以及反馈模块14。所述输入模块11电连接第n-1级GOA单元的第一输出端Ouput1(n-1)、第n+2级GOA单元的第一输出端Ouput1(n+2)、公共接地电压总线VSS、第n级GOA单元的第一节点Q(n)和第二节点P(n),用于拉高或拉低所述第一节点Q(n)的信号。所述锁存模块12电连接第一节点Q(n)、第二节点P(n)、公共接地电压总线VSS、第二时钟信号总线CLK2和第n级GOA单元的第一输出端Ouput1(n)与第二输出端Ouput2(n),用于维持第一节点Q(n)的高电位,以及拉低第二节点P(n)的电位。所述放大输出模块13电连接第一节点Q(n)、第一时钟信号总线CLK1和第n级GOA单元的第一输出端Ouput1(n)与第二输出端Ouput2(n),用于对第n级GOA单元的级传信号进行放大并输出。所述反馈模块14电连接第一节点Q(n)、第二节点P(n)、公共接地电压总线VSS、第一反馈信号总线FLC1和第二反馈信号总线FLC2,用于根据第一反馈信号flc1和第二反馈信号flc2的交替控制拉低第一节点Q(n)的电位。具体的,如图2所示,所述输入模块11包括:第一薄膜晶体管T1、第二薄膜晶体管T2以及第六薄膜晶体管T6;第一薄膜晶体管T1的源极和栅极短接后电连接第n-1级GOA单元的第一输出端Ouput1(n-1),其漏极电连接第一节点Q(n);第二薄膜晶体管T2的源极电连接公共接地电压总线VSS,其栅极电连接第n-1级GOA单元的第一输出端Ouput1(n-1),其漏极电连接第二节点P(n);第六薄膜晶体管T6的本文档来自技高网...

【技术保护点】
1.一种应用于显示装置的GOA电路,包括级联的多个GOA单元,其中第n级GOA单元对第n级水平扫描线的充电进行控制;其特征在于,所述第n级GOA单元包括输入模块、锁存模块、放大输出模块以及反馈模块;所述输入模块,电连接第n‑1级GOA单元的第一输出端(Ouput1(n‑1))、第n+2级GOA单元的第一输出端(Ouput1(n+2))、公共接地电压总线(VSS)以及所述第n级GOA单元的第一节点(Q(n))和第二节点(P(n)),用于拉高或拉低所述第一节点(Q(n))的信号;所述锁存模块,电连接所述第一节点(Q(n))、所述第二节点(P(n))、所述公共接地电压总线(VSS)、第二时钟信号总线(CLK2)和所述第n级GOA单元的第一输出端(Ouput1(n)与第二输出端(Ouput2(n)),用于维持所述第一节点(Q(n))的高电位,以及拉低所述第二节点(P(n))的电位;所述放大输出模块,电连接所述第一节点(Q(n))、第一时钟信号总线(CLK1)和所述第n级GOA单元的第一输出端(Ouput1(n)与第二输出端(Ouput2(n)),用于对所述第n级GOA单元的级传信号进行放大并输出;所述反馈模块,电连接所述第一节点(Q(n))、所述第二节点(P(n))、所述公共接地电压总线(VSS)、第一反馈信号总线(FLC1)和第二反馈信号总线(FLC2),用于根据第一反馈信号(FLC1)和第二反馈信号(FLC2)的交替控制拉低所述第一节点(Q(n))的电位。...

【技术特征摘要】
1.一种应用于显示装置的GOA电路,包括级联的多个GOA单元,其中第n级GOA单元对第n级水平扫描线的充电进行控制;其特征在于,所述第n级GOA单元包括输入模块、锁存模块、放大输出模块以及反馈模块;所述输入模块,电连接第n-1级GOA单元的第一输出端(Ouput1(n-1))、第n+2级GOA单元的第一输出端(Ouput1(n+2))、公共接地电压总线(VSS)以及所述第n级GOA单元的第一节点(Q(n))和第二节点(P(n)),用于拉高或拉低所述第一节点(Q(n))的信号;所述锁存模块,电连接所述第一节点(Q(n))、所述第二节点(P(n))、所述公共接地电压总线(VSS)、第二时钟信号总线(CLK2)和所述第n级GOA单元的第一输出端(Ouput1(n)与第二输出端(Ouput2(n)),用于维持所述第一节点(Q(n))的高电位,以及拉低所述第二节点(P(n))的电位;所述放大输出模块,电连接所述第一节点(Q(n))、第一时钟信号总线(CLK1)和所述第n级GOA单元的第一输出端(Ouput1(n)与第二输出端(Ouput2(n)),用于对所述第n级GOA单元的级传信号进行放大并输出;所述反馈模块,电连接所述第一节点(Q(n))、所述第二节点(P(n))、所述公共接地电压总线(VSS)、第一反馈信号总线(FLC1)和第二反馈信号总线(FLC2),用于根据第一反馈信号(FLC1)和第二反馈信号(FLC2)的交替控制拉低所述第一节点(Q(n))的电位。2.如权利要求1所述的GOA电路,其特征在于,所述第n级GOA单元的第一输入端(Input1(n))接收所述第n-1级GOA单元的第一输出端(Ouput1(n-1))传送的单脉冲级传信号,其第二输入端(Input2(n))接收所述第n+2级GOA单元的第一输出端(Ouput1(n+2))传送的单脉冲级传信号,其第一输出端(Ouput1(n)输出单脉冲级传信号至第n+1级GOA单元的第一输入端(Input1(n+1))与第n-2级GOA单元的第二输入端(Input2(n-2)),以及其第二输出端(Ouput2(n))输出栅极信号至显示装置的TFT阵列基板内。3.如权利要求1所述的GOA电路,其特征在于,一启动信号(STV)输入第1级GOA单元的第一输入端(Input1(1))。4.如权利要求1所述的GOA电路,其特征在于,所述输入模块包括:第一薄膜晶体管(T1)、第二薄膜晶体管(T2)以及第六薄膜晶体管(T6);所述第一薄膜晶体管(T1)的源极和栅极短接后电连接所述第n-1级GOA单元的第一输出端(Ouput1(n-1)),其漏极电连接所述第一节点(Q(n));所述第二薄膜晶体管(T2)的源极电连接所述公共接地电压总线(VSS),其栅极电连接所述第n-1级GOA单元的第一输出端(Ouput1(n-1)),其漏极电连接所述第二节点(P(n));所述第六薄膜晶体管(T6)的源极电连接所述公共接地电压总线(VSS),其栅极电连接所述第n+2级GOA单元的第一输出端(Ouput1(n+2)),其漏极电连接所述第一节点(Q(n))。5.如...

【专利技术属性】
技术研发人员:李二科
申请(专利权)人:深圳市华星光电技术有限公司
类型:发明
国别省市:广东,44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1