一种星载监控装置制造方法及图纸

技术编号:21657672 阅读:56 留言:0更新日期:2019-07-20 05:24
本发明专利技术公开一种星载监控装置,包括抗辐照MCU处理器以及分别与所述MCU处理器电性连接的FLASH存储器、SRAM存储器A、EDAC存储器和FPGA控制器,分别与所述FPGA控制器电性连接的接口电路、SRAM存储器B、刷新电路,以及电源模块;所述接口电路包括1553B接口、LVDS发送接口、RS422接收接口;所述电源模块用以对各个存储器、接口、处理器、控制器进行供电;本发明专利技术除了所有器件均为高等级抗辐照器件外,MCU和FPGA还分别通过SRAM存储器校验加固设计和配置存储器刷新加固设计,进一步提高本发明专利技术监控装置的可靠性。

A Spaceborne Monitoring Device

【技术实现步骤摘要】
一种星载监控装置
本专利技术涉及星载相控阵雷达
,具体涉及一种星载监控装置。
技术介绍
监控系统是星载电子载荷系统(如探测雷达、通信接入终端等)的重要组成部分,主要完成卫星平台控制指令解析、传输和控制功能。具体地讲,监控负责与卫星管理平台通信,接收平台发过来的控制指令进行解析和转发,对下一级任务单元进行控制,并负责将各单元的BIT状态、高度数据、微波遥感数据等信息回传给卫星管理平台。受地球辐射带、太阳宇宙线、银河宇宙线等空间电磁辐射影响,星载监控系统面临电离总剂量效应(TotalIonizingDose,TID)、单粒子效应(SingleEventEffect,SEE)、表面充放电效应等问题,每种效应对监控系统元器件的性能都有不同程度的损伤,严重时会引起卫星载荷在轨工作异常或失效。而航天产品在轨期间,几乎不具备可维修性,所以特殊的使用环境使得现有常规地面或机载监控系统已无法满足航天产品的要求。鉴于上述缺陷,本专利技术创作者经过长时间的研究和实践终于获得了本专利技术。
技术实现思路
为解决上述技术缺陷,本专利技术采用的技术方案在于,提供一种星载监控装置,包括抗辐照MCU处理器以及分别与所述MCU处理器电性连接的FLASH存储器、SRAM存储器A、EDAC存储器和FPGA控制器,分别与所述FPGA控制器电性连接的接口电路、SRAM存储器B、刷新电路,以及电源模块。所述接口电路包括1553B接口、LVDS发送接口、RS422接收接口。所述电源模块用以对各个存储器、接口、处理器、控制器进行供电;所述FPGA控制器通过所述1553B接口与卫星管理平台的1553B通讯,所述FPGA控制器通过所述RS422接收接口与卫星管理平台的RS422通讯,所述FPGA控制器通过所述LVDS发送接口与卫星管理平台的LVDS通讯,所述SRAM存储器B用于存储来自下一级数字收发单元的原始回波数据;所述FLASH存储器用于存储操作系统、应用程序和中间数据,所述SRAM存储器A用于暂存程序运行中的数据,掉电以后暂存的数据会丢失,所述EDAC存储器用于存储操作的错误检测和纠正EDAC的校验码;所述刷新电路用于检测所述FPGA控制器的DONE信号。较佳的,所述抗辐照MCU处理器为BM3803FMG芯片,所述FLASH存储器为3DF064M16VS1281芯片,所述SRAM存储器A为B8CR512K32RH芯片,所述EDAC存储器为B8R512K8RH芯片,所述FPGA控制器为BQR2V3000芯片;所述SRAM存储器B为3DSR32M32VS8504芯片。较佳的,所述抗辐照MCU处理器通过地址总线ADDR2~ADDR23、数据总线DATA0~DATA31、FLASH片选控制线ROMSN0、FLASH写控制线ROMWRITEN、FLASH读控制线ROMOEN与所述FLASH存储器上的对应引脚相连,实现32位宽8M字节程序的存取。较佳的,所述抗辐照MCU处理器通过地址总线ADDR2~ADDR20、数据总线DATA0~DATA31、SRAM写控制线RWEN0、SRAM片选控制线RAMSN0、SRAM读控制线RAMOEN0与所述SRAM存储器A上的对应引脚相连,实现32位宽2M字节数据的存取。较佳的,所述抗辐照MCU处理器通过地址总线ADDR2~ADDR20、数据总线PDATA0~PDATA6、SRAM写控制线RWEN0、SRAM片选控制线RAMSN0、SRAM读控制线RAMOEN0与所述EDAC存储器上的对应引脚相连,实现8位宽512K字节校验数据的存取。较佳的,所述抗辐照MCU处理器通过地址总线ADDR2~ADDR27、数据总线DATA0~DATA31、IO写控制线WRITEN、IO片选控制线IOSN、IO读控制线OEN、控制线PIO4、控制线PIO5与所述FPGA控制器上的对应引脚相连,实现与所述FPGA控制器的通信和控制。较佳的,所述FPGA控制器通过地址总线F_ADDR0~F_ADDR16、数据总线F_DATA0~F_DATA31、SRAM片选控制总线SRAMCS0、读控制线SRAMOE0、写控制线SRAMWE0与所述SRAM存储器B上的对应引脚相连,实现32位宽4M字节数据的存取。较佳的,所述FPGA控制器通过串行数据线D0、串行时钟线CCLK、控制线PROG、控制线DONE、控制线INIT以及JTAG口与所述刷新电路上的对应引脚相连,实现对所述FPGA控制器内部配置寄存器的定时刷新。较佳的,所述FPGA控制器通过电平转换电路与所述1553B接口连接,所述1553B接口采用1553B总线控制器JKR65170S6;所述电平转换电路中采用的电平转换芯片型号为B54ACS164245S;所述FPGA控制器通过地址总线F_A0~F_A16、数据总线F_D0~F_D15、读写写控制线F_RD、寄存器传送使能信号F_SELECT、寄存器传送使能信号F_STRBD、复位信号F_MSTCLR、地址配置信号F_RTAD[0..4]、存储器选择信号F_MEM/REG、中断请求信号F_INT经所述电平转换电路后与所述1553B总线对应引脚相连。较佳的,所述FPGA控制器通过4路数据线与所述LVDS发送接口的发送驱动芯片对应引脚相连,实现4路LVDS通信接口功能,所述发送驱动芯片型号为B54LVDS031LV;所述FPGA控制器通过4路数据线与所述RS422接收接口的接收驱动芯片对应引脚相连,实现4路RS422通信接口功能,所述接收驱动芯片型号为B26LV32TERH。与现有技术比较本专利技术的有益效果在于:1,本专利技术除了所有器件均为高等级抗辐照器件外,MCU和FPGA还分别通过SRAM存储器校验加固设计和配置存储器刷新加固设计,进一步提高本专利技术监控装置的可靠性;2,本专利技术除了大容量的FLASH和SRAM存储器B之外,其他均为国产元器件,国产化率达到90%以上,减少对国外电子元器件特别是核心器件的依赖,将元器件国产化率提高;3,本专利技术一方面包括1553B、LVDS、RS422等常用星载监控接口电路,另一方面MCU处理速率达到100MHz,FPGA内部逻辑资源达到300万门,可以满足现在及将来一定时期星载监控设计要求,具有极佳的通用性能。附图说明图1为本专利技术所述星载监控装置的电路连接视图;图2为所述抗辐照MCU处理器和所述FLASH存储器的连接示意图;图3为所述抗辐照MCU处理器和所述SRAM存储器A的连接示意图;图4为所述抗辐照MCU处理器和所述EDAC存储器的连接示意图;图5为所述抗辐照MCU处理器和所述FPGA控制器的连接示意图;图6为所述FPGA控制器和所述SRAM存储器B的连接示意图;图7为所述FPGA控制器和所述刷新电路的连接示意图;图8为所述FPGA控制器和所述1553B接口的连接示意图;图9为所述FPGA控制器和所述LVDS发送接口的连接示意图;图10为所述FPGA控制器和所述RS422接收接口的连接示意图。具体实施方式以下结合附图,对本专利技术上述的和另外的技术特征和优点作更详细的说明。如图1所示,图1为本专利技术所述星载监控装置的电路连接视图;本专利技术所述星载监控装置包括抗辐照MCU处理器以及分别与所述MCU处理器电性连接的FLASH存储器、SRAM存本文档来自技高网...

【技术保护点】
1.一种星载监控装置,其特征在于,包括抗辐照MCU处理器以及分别与所述MCU处理器电性连接的FLASH存储器、SRAM存储器A、EDAC存储器和FPGA控制器,分别与所述FPGA控制器电性连接的接口电路、SRAM存储器B、刷新电路,以及电源模块;所述接口电路包括1553B接口、LVDS发送接口、RS422接收接口;所述电源模块用以对各个存储器、接口、处理器、控制器进行供电;所述FPGA控制器通过所述1553B接口与卫星管理平台的1553B通讯,所述FPGA控制器通过所述RS422接收接口与卫星管理平台的RS422通讯,所述FPGA控制器通过所述LVDS发送接口与卫星管理平台的LVDS通讯,所述SRAM存储器B用于存储来自下一级数字收发单元的原始回波数据;所述FLASH存储器用于存储操作系统、应用程序和中间数据,所述SRAM存储器A用于暂存程序运行中的数据,掉电以后暂存的数据会丢失,所述EDAC存储器用于存储操作的错误检测和纠正EDAC的校验码;所述刷新电路用于检测所述FPGA控制器的DONE信号。

【技术特征摘要】
1.一种星载监控装置,其特征在于,包括抗辐照MCU处理器以及分别与所述MCU处理器电性连接的FLASH存储器、SRAM存储器A、EDAC存储器和FPGA控制器,分别与所述FPGA控制器电性连接的接口电路、SRAM存储器B、刷新电路,以及电源模块;所述接口电路包括1553B接口、LVDS发送接口、RS422接收接口;所述电源模块用以对各个存储器、接口、处理器、控制器进行供电;所述FPGA控制器通过所述1553B接口与卫星管理平台的1553B通讯,所述FPGA控制器通过所述RS422接收接口与卫星管理平台的RS422通讯,所述FPGA控制器通过所述LVDS发送接口与卫星管理平台的LVDS通讯,所述SRAM存储器B用于存储来自下一级数字收发单元的原始回波数据;所述FLASH存储器用于存储操作系统、应用程序和中间数据,所述SRAM存储器A用于暂存程序运行中的数据,掉电以后暂存的数据会丢失,所述EDAC存储器用于存储操作的错误检测和纠正EDAC的校验码;所述刷新电路用于检测所述FPGA控制器的DONE信号。2.如权利要求1所述的星载监控装置,其特征在于,所述抗辐照MCU处理器为BM3803FMG芯片,所述FLASH存储器为3DF064M16VS1281芯片,所述SRAM存储器A为B8CR512K32RH芯片,所述EDAC存储器为B8R512K8RH芯片,所述FP6A控制器为BQR2V3000芯片,所述SRAM存储器B为3DSR32M32VS8504芯片。3.如权利要求2所述的星载监控装置,其特征在于,所述抗辐照MCU处理器通过地址总线ADDR2~ADDR23、数据总线DATA0~DATA31、FLASH片选控制线ROMSNO、FLASH写控制线ROMWRITEN、FLASH读控制线ROMOEN与所述FLASH存储器上的对应引脚相连,实现32位宽8M字节程序的存取。4.如权利要求2所述的星载监控装置,其特征在于,所述抗辐照MCU处理器通过地址总线ADDR2~ADDR20、数据总线DATA0~DATA31、SRAM写控制线RWENO、SRAM片选控制线RAMSNO、SRAM读控制线RAMOENO与所述SRAM存储器A上的对应引脚相连,实现32位宽2M字节数据的存取。5.如权利要求2所述的星载监控装置,其特征在于,所述抗辐照MCU处理器通过地址总线ADDR2~ADDR20、数据总线PDATA0~...

【专利技术属性】
技术研发人员:肖文光尤路邵威杨志谦陈留国金东勇李艳华
申请(专利权)人:中国电子科技集团公司第三十八研究所
类型:发明
国别省市:安徽,34

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1