显示面板制造技术

技术编号:21162924 阅读:35 留言:0更新日期:2019-05-22 08:43
本发明专利技术提供一种显示面板,包括显示区、非显示区、多个测试焊垫、至少一个导电图案以及第一开关电路。显示区具有像素阵列,非显示区设置于显示区周边。多个测试焊垫、至少一个导电图案以及第一开关电路设置于非显示区内;其中,第一开关电路与导电图案及多个测试焊垫耦接,且导电图案覆盖并重叠设置于部分多个测试焊垫上方。

Display panel

The invention provides a display panel, including a display area, a non-display area, a plurality of test pads, at least one conductive pattern and a first switching circuit. The display area has an array of pixels, and the non-display area is set around the display area. A plurality of test pads, at least one conductive pattern and a first switching circuit are arranged in the non-display area, in which the first switching circuit is coupled with the conductive pattern and a plurality of test pads, and the conductive pattern is covered and overlapped over part of the test pads.

【技术实现步骤摘要】
显示面板
本专利技术是有关于一种显示面板,且特别是有关于一种具有测试焊垫以及测试电路的显示面板。
技术介绍
一般而言,显示面板具有显示区、位于显示区之外的非显示区。显示区内具有阵列配置的多个像素结构,非显示区内往往形成有覆晶薄膜焊垫(COFPad)、多工器(Mux)、测试焊垫(CTPad)、测试电路、静电放电保护电路(ESD)以及其他可能存在的驱动电路及相关走线。现今的显示面板朝向窄边框方向发展,非显示区的面积(宽度)变得越来越小,位于非显示区的电路以及走线会变得越来越密。测试焊垫主要用于向显示区提供控制信号,如提供VGH/VGL/VDD/VCOM/CKV等信号。为了更好的完成显示面板的测试,这些测试焊垫往往数量较多且占用很大的面积,在测试完成后,还会通过涂布银胶的方式进行接地,涂布的银胶也会占用很大的面积,这些均不利于现有显示面板的窄边框设计。如何能够在窄边框设计的显示面板中减少测试焊垫以及银胶所占用的面积,实为需要解决的问题之一。
技术实现思路
本专利技术一实施例的显示面板,包括一显示区,具有一像素阵列;一非显示区,设置于所述显示区周边;多个测试焊垫、至少一个导电图案以及一第一开关电路,所述多个测试焊垫、所述至少一个导电图案以及所述第一开关电路设置于所述非显示区内;其中,所述第一开关电路与所述导电图案及所述多个测试焊垫耦接,且所述导电图案覆盖并重叠设置于部分所述多个测试焊垫上方。本专利技术另一实施例的显示面板,包括一第一基板,包含一显示区与一非显示区,所述显示区具有一像素阵列,而所述非显示区设置于所述显示区的周边;多个测试焊垫,设置于所述第一基板的所述非显示区;多个信号焊垫,设置于所述第一基板的所述非显示区,且包含一第一信号焊垫、一第二信号焊垫以及一第三信号焊垫;至少一个导电图案,位于所述非显示区,且与其中一所述测试焊垫接触;一第一开关电路,具有至少一第一开关单元,且所述第一开关单元具有一第一端、一第二端以及一控制端,所述第一端耦接于所述第一信号焊垫,所述第二端则耦接于其中一所述测试焊垫,而所述控制端则耦接于所述第二信号焊垫。本专利技术又一实施例的显示面板,包括一显示区,具有一像素阵列;一非显示区,设置于所述显示区周边;多个测试焊垫,具有一第一测试焊垫与一第二测试焊垫,且设置于所述非显示区内;至少一个导电图案以及一第一开关电路,所述至少一个导电图案以及所述第一开关电路设置于所述非显示区内;其中,所述第一测试焊垫耦接于所述第一开关电路,且所述第一测试焊垫与所述至少一个导电图案在垂直投影方向上有重叠面积;所述第二测试焊垫与所述第一开关电路为彼此电性绝缘,且所述第二测试焊垫与所述至少一个导电图案之间相互隔离。以下结合附图和具体实施例对本专利技术进行详细描述,但不作为对本专利技术的限定。附图说明图1为本专利技术一实施例显示面板的结构示意图。图2A为本专利技术另一实施例显示面板的结构示意图。图2B为图2A沿L-L’的剖面结构示意图。图3为本专利技术又一实施例显示面板的结构示意图。图4为本专利技术再一实施例显示面板的结构示意图。其中,附图标记:100、200、300:显示面板110:显示区120:非显示区130、A、B、C:测试焊垫140:导电图案150:第一开关电路160:第二开关电路T1:第一开关单元T2:第二开关单元T3:第三开关单元AGCTL、AGGND、CT:控制信号SP1、SP2、SP3:信号焊垫210:第一基板220:第二基板230:导电层具体实施方式下面结合附图对本专利技术的结构原理和工作原理作具体的描述:图1为本专利技术一实施例显示面板的结构示意图。如图1所示,本实施例的显示面板100包括显示区110以及非显示区120。具体而言,多个像素单元(图中未示出)形成像素阵列设置于显示区110,测试焊垫130、导电图案140以及第一开关电路150则设置于非显示区120。于图1所示的实施例中,显示面板100或显示区110为矩形形状,但本专利技术并不以此为限,可因不同的设计与需求,显示面板100或显示区110也可设置为圆形、椭圆形、其他不规则的弧形、三角形、五边形或其他多边形。另外,多个像素单元可为对齐或错位等方式排列成阵列。测试焊垫130、导电图案140以及第一开关电路150可以为一个或多个,举例而言,如图1所示,测试焊垫130为多个,分为测试焊垫A和测试焊垫B,导电图案140以及开关电路150为一个,但本专利技术并不以此为限,导电图案140以及开关电路150也可以为多个。其中,测试焊垫A表示被导电图案140覆盖的测试焊垫,测试焊垫B表示未被导电图案140覆盖且与导电图案140相互隔离的测试焊垫。于图1所示的实施例中,第一开关电路150由多个第一开关单元T1组成,每一第一开关单元T1均包括第一端、第二端以及控制端。其中,第一开关单元T1的第一端连接至控制信号AGGND,第二端分别连接至一个测试焊垫A,控制端并联连接在一起,并电性连接至控制信号AGCTL。第二开关电路160由多个第二开关单元T2组成,每一第二开关单元T2均包括第一端、第二端以及控制端。其中,第二开关单元T2的第一端分别连接至一个测试焊垫A及测试焊垫B,第二端则连接至显示区110内的像素单元,控制端并联连接在一起,并电性连接至控制信号CT。另外,在本实施例中,导电图案140部分或全部覆盖测试焊垫A,当然,导电图案140覆盖的测试焊垫A的数量可以为一个或多个,既可以完全覆盖测试焊垫A也可以部分覆盖测试焊垫A,本专利技术并不以此为限。举例而言,如图1所示,导电图案140部分覆盖图中最右侧的三个测试焊垫A,则与覆盖测试焊垫A的数量相对应的,第一开关电路150由3个第一开关单元T1组成。如果导电图案140覆盖测试焊垫A的数量发生变化,与其相对应,构成第一开关电路150的第一开关单元T1的数量也随之发生变化。也就是说,第一开关单元T1的数量与导电图案140覆盖测试焊垫A的数量相同或成正比例。其中,与测试焊垫A连接的第一开关单元T1的第二端还同时连接至导电图案140。于本实施例中,当进行显示面板100的性能/功能测试时,即显示面板100处于测试期间时,控制信号AGCTL为禁能信号,第一开关电路150的第一开关单元T1均处于断开状态,而控制信号CT为致能信号,第二开关电路160的第二开关单元T2均处于导通状态,将测试焊垫A和/或测试焊垫B的测试信号提供至像素单元,进行显示面板100的测试;当不进行显示面板100的性能/功能测试时,例如为正常显示时,即显示面板100处于非测试期间时,控制信号AGCTL为致能信号,第一开关电路150的第一开关单元T1均处于导通状态,而控制信号CT为禁能信号,第二开关电路160的第二开关单元T2均处于断开状态,导电图案140电性连接至控制信号AGGND,AGGND例如为地电位,从而实现导电图案140的接地。以N型开关元件来组成第一开关单元T1和/或第二开关单元T2为例,当显示面板100处于测试期间时,控制信号CT为高电位,而控制信号AGCTL为低电位;当显示面板100处于非测试期间时,控制信号CT为低电位,而控制信号AGCTL为高电位。以此类推,以P型开关元件为例时,致能信号为低电位,禁能信号为高电位。第一开关单元T1与第二开关单元T2可以同为N型或P型的开关元件,也可以为本文档来自技高网...

【技术保护点】
1.一种显示面板,其特征在于,包括:一显示区,具有一像素阵列;一非显示区,设置于所述显示区周边;多个测试焊垫、至少一个导电图案以及一第一开关电路,所述多个测试焊垫、所述至少一个导电图案以及所述第一开关电路设置于所述非显示区内;其中,所述第一开关电路与所述导电图案及所述多个测试焊垫耦接,且所述导电图案覆盖并重叠设置于部分所述多个测试焊垫上方。

【技术特征摘要】
1.一种显示面板,其特征在于,包括:一显示区,具有一像素阵列;一非显示区,设置于所述显示区周边;多个测试焊垫、至少一个导电图案以及一第一开关电路,所述多个测试焊垫、所述至少一个导电图案以及所述第一开关电路设置于所述非显示区内;其中,所述第一开关电路与所述导电图案及所述多个测试焊垫耦接,且所述导电图案覆盖并重叠设置于部分所述多个测试焊垫上方。2.如权利要求1所述的显示面板,其特征在于,所述第一开关电路包括多个第一开关单元,所述第一开关单元的数量与所述导电图案覆盖所述多个测试焊垫的数量相对应。3.如权利要求2所述的显示面板,其特征在于,每一所述多个第一开关单元包括一第一端、一第二端以及一控制端,其中,每一所述第一开关单元的所述第一端耦接一第一控制信号,每一所述第一开关单元的所述第二端耦接至被所述导电图案覆盖的所述多个测试焊垫,每一所述第一开关单元的所述控制端耦接一第二控制信号。4.如权利要求3所述的显示面板,其特征在于,在测试期间,所述第二控制信号禁能所述第一开关单元;在非测试期间,所述第二控制信号致能所述第一开关单元。5.如权利要求4所述的显示面板,其特征在于,所述第一控制信号为低电压电位。6.如权利要求5所述的显示面板,其特征在于,还包括一第二开关电路,所述第二开关电路耦接于所述多个测试焊垫与所述像素阵列之间。7.如权利要求6所述的显示面板,其特征在于,所述第二开关电路包括多个第二开关单元,耦接于所述多个测试焊垫与所述像素阵列之间。8.如权利要求7所述的显示面板,其特征在于,每一所述多个第二开关单元包括一第一端、一第二端以及一控制端;其中,每一所述第二开关单元的所述第一端耦接至所述多个测试焊垫,每一所述第二开关单元的所述第二端耦接至所述像素阵列,每一所述第二开关单元的所述控制端耦接一第三控制信号。9.如权利要求8所述的显示面板,其特征在于,在测试期间,所述第三控制信号致能所述第二开关单元;在非测试期间,所述第三控制信号禁能所述第二开关单元。10.如权利要求9所述的显示面板,其特征在于,所述第二控制信号与所述第三控制信号反相。11.一种显示面板,其特征在于,包括:一第一基板,包含一显示区与一非显示区,所述显示区具有一像素阵列,而所述非显示区设置于所述显示区的周边;多个测试焊垫,设置于所述第一基板的所述非显示区;多个信号焊垫,设置于所述第一基板的所述非显示区,且包含一第一信号焊垫、一第二信号焊垫以及一第三信号焊垫;至少一个导电图案,位于所述非显示区,且与其中一所述测试焊垫接触;一第一开关电路,具有至少一第一开关单元,且所述第...

【专利技术属性】
技术研发人员:刘晋铨宋旻骏纪杨
申请(专利权)人:友达光电昆山有限公司友达光电股份有限公司
类型:发明
国别省市:江苏,32

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1