【技术实现步骤摘要】
针对超大带宽无线信道仿真实现精确延时处理的电路结构
本专利技术涉及数字信号处理领域,尤其涉及信道模拟器和信道多径延时领域,具体是指一种针对超大带宽无线信道仿真实现精确延时处理的电路结构。
技术介绍
随着无线通信技术的演进,同时第5代通信系统进入了验证阶段,无线通信设备的测试和验证工作变得越来越复杂,而信道模拟器可以在实验室环境下仿真实际无线信道的物理特性和环境特性,通过使用信道模拟器,可以大大提高无线设备和网络设施的测试效率。为了仿真出无线信道的特征,信道模拟器需要模拟出多条空间信号的传输路径,并对这些路径赋予不同的延时。同时,随着无线通信的带宽越来越高,我们需要实现高速的数据处理能力以适应带宽的增加,但是由于FPGA芯片自身的物理条件限制,它的处理速率很难满足当前的需求,这就需要对数据进行多相处理,以便在低速时钟下实现对高速数据的处理。
技术实现思路
本专利技术的目的是克服了上述现有技术的缺点,提供了一种具有高分辨率、处理能力强、结构简单的针对超大带宽无线信道仿真实现精确延时处理的电路结构。为了实现上述目的,本专利技术的针对超大带宽无线信道仿真实现精确延时处理的电路 ...
【技术保护点】
1.一种针对超大带宽无线信道仿真实现精确延时处理的电路结构,其特征在于,所述的电路结构包括:大步进延时模块组,包含多个大步进延时模块,所述的多个大步进延时模块的输出端和输入端依次串联,用于输出不同延时值的数据;小步进整数延时模块组,包含多个多相位的移位寄存器,所述的各个移位寄存器的输入端分别与所述的多个大步进延时模块的输出端相连接,用于重新排布各相位的数据;小数延时模块组,包含多个小数延时模块,所述的各个小数延时模块的输入端分别与所述的多个移位寄存器的输出端相连接,用于获取精度高的小数延时。
【技术特征摘要】
1.一种针对超大带宽无线信道仿真实现精确延时处理的电路结构,其特征在于,所述的电路结构包括:大步进延时模块组,包含多个大步进延时模块,所述的多个大步进延时模块的输出端和输入端依次串联,用于输出不同延时值的数据;小步进整数延时模块组,包含多个多相位的移位寄存器,所述的各个移位寄存器的输入端分别与所述的多个大步进延时模块的输出端相连接,用于重新排布各相位的数据;小数延时模块组,包含多个小数延时模块,所述的各个小数延时模块的输入端分别与所述的多个移位寄存器的输出端相连接,用于获取精度高的小数延时。2.根据权利要求1所述的针对超大带宽无线信道仿真实现精确延时处理的电路结构,其特征在于,所述的大步进延时模块为双端口随机存储器或FIFO存储器,用于在大步进延时过程中进行数据存储。3.根据权利要求1所述的针对超大带宽无线信道仿真实现精确延时处理的电路结构,其特征在于,所述的大步进延时模块通过块随机存储器构建双端口随机存储器或FIFO存储器。4.根据权利要求1所述的针对超大带宽...
【专利技术属性】
技术研发人员:刘景鑫,赵成成,
申请(专利权)人:上海创远仪器技术股份有限公司,
类型:发明
国别省市:上海,31
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。