一种D波电台用微处理器复位电路制造技术

技术编号:20516186 阅读:34 留言:0更新日期:2019-03-06 02:05
本实用新型专利技术提供一种D波电台用微处理器看门狗电路,旨在提高D波电台用微处理器的可靠性并降低成本,其用于连接微处理器,包括晶振电路和复位电路,本实用新型专利技术以无源晶振Y2溢出周期固定输出的定时脉冲作为计数器的基本时钟定时单元,由微处理器控制对所述计数器进行看门狗清零,通过预设所述计数器的清零参考溢出值,从而实现灵活配置定时复位时间,本实用新型专利技术整体结构简单、成本低、可靠性高。

A Microprocessor Reset Circuit for D-wave Radio

The utility model provides a watchdog circuit of a microprocessor for D-wave radio, aiming at improving the reliability of the microprocessor for D-wave radio and reducing the cost. The watchdog circuit is used to connect the microprocessor, including the crystal oscillator circuit and the reset circuit. The utility model uses the fixed output timing pulse of the overflow period of passive crystal oscillator Y2 as the basic clock timing unit of the counter, which is controlled by the microprocessor. The counter clears the watchdog and realizes flexible allocation of timing reset time by presupposing the reference overflow value of the counter. The overall structure of the utility model is simple, low cost and high reliability.

【技术实现步骤摘要】
一种D波电台用微处理器复位电路
本技术涉及一种复位电路,具体涉及一种D波电台用微处理器复位电路。
技术介绍
电子设备的可靠性一直以来是工程师追求的目标,尤其是在矿难发生时,常规信号无法穿透地面,故D波矿难营救系统应运而生,而D波信号在传输时,常常由于信号弱、电压不稳等原因造成微处理器程序跑飞或死机等问题,导致了设备工作异常。为了保证微处理器在受到干扰后能够自动恢复正常,一般在电路中会增加看门狗电路或在程序中增加看门狗软件,以期检测到系统工作异常时,对微处理器执行复位,使其能够尽快恢复,对无人值守的设备尤为重要。
技术实现思路
本技术的目的是提供一种D波电台用微处理器复位电路,旨在提高D波电台用微处理器的可靠性并降低成本。为了达到上述目的,本技术所采用的技术方案是:一种D波电台用微处理器复位电路,用于连接微处理器,包括晶振电路和复位电路,所述晶振电路包括:与所述微处理器的OSC_IN接口和OSC_OUT接口连接的无源晶振Y2,并联在无源晶振Y2两侧的电阻R7,连接在所述微处理器的OSC_IN接口和接地端之间的电容C4,连接在所述微处理器的OSC_OUT接口和接地端之间的电容C3;所述复位电路包括监控芯片U3和充电插座J3,所述充电插座J3的引脚1与所述监控芯片U3的MR接口相连,所述充电插座J3的引脚2与所述监控芯片U3的WDO接口相连,所述监控芯片U3的VDD接口与+3.3V电源相连,+3.3V电源与所述监控芯片U3的PFI接口之间连接有电容C2,所述监控芯片U3的PFI接口与所述监控芯片U3的GND接口相连后共同接地,所述监控芯片U3的RESET接口与所述微处理器的NRST接口相连,所述监控芯片U3的WDI接口与所述微处理器的引脚100相连。进一步的,所述监控芯片U3的RESET接口与电阻R6的一端相连,电阻R6的另一端分别与+3.3V电源和电阻R5的一端相连,电阻R5的另一端与所述监控芯片U3的WDI接口相连。进一步的,所述无源晶振Y2的晶振频率为8MHz。进一步的,所述微处理器的型号为STM32F103ZET6。与现有技术相比,本技术的有益效果是:本技术以无源晶振Y2溢出周期固定输出的定时脉冲作为计数器的基本时钟定时单元,由微处理器控制对所述计数器进行看门狗清零,通过预设所述计数器的清零参考溢出值,从而实现灵活配置定时复位时间,本技术整体结构简单、成本低、可靠性高。附图说明图1是本技术的原理框图;图2是本技术中晶振电路的电路图;图3是本技术中复位电路的电路图;图中标记:1、微处理器,2、晶振电路,3、复位电路。具体实施方式为使本技术实施例的目的、技术方案和优点更加清楚,下面将结合本技术中的附图,对本技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本技术一部分实施例,而不是全部的实施例,基于本技术中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本技术保护的范围。一种D波电台用微处理器复位电路,用于连接微处理器1,如图1所示,包括晶振电路2和复位电路3,所述微处理器1的型号为STM32F103ZET6。如图2所示,所述晶振电路2包括:与所述微处理器1的OSC_IN接口和OSC_OUT接口连接的无源晶振Y2,并联在无源晶振Y2两侧的电阻R7,连接在所述微处理器1的OSC_IN接口和接地端之间的电容C4,连接在所述微处理器1的OSC_OUT接口和接地端之间的电容C3;如图3所示,所述复位电路3包括监控芯片U3和充电插座J3,所述充电插座J3的引脚1与所述监控芯片U3的MR接口相连,所述充电插座J3的引脚2与所述监控芯片U3的WDO接口相连,所述监控芯片U3的VDD接口与+3.3V电源相连,+3.3V电源与所述监控芯片U3的PFI接口之间连接有电容C2,所述监控芯片U3的PFI接口与所述监控芯片U3的GND接口相连后共同接地,所述监控芯片U3的RESET接口与所述微处理器1的NRST接口相连,所述监控芯片U3的WDI接口与所述微处理器1的引脚100,即PA/8USART1_CK/TIM1_CH1/MCO接口相连。所述监控芯片U3的RESET接口与电阻R6的一端相连,电阻R6的另一端分别与+3.3V电源和电阻R5的一端相连,电阻R5的另一端与所述监控芯片U3的WDI接口相连。所述无源晶振Y2的晶振频率为8MHz。本技术以无源晶振Y2溢出周期固定输出的定时脉冲作为计数器的基本时钟定时单元,由微处理器控制对所述计数器进行看门狗清零,通过预设所述计数器的清零参考溢出值,从而实现灵活配置定时复位时间,本技术整体结构简单、成本低、可靠性高。对所公开的实施例的上述说明,使本领域专业技术人员能够实现或使用本技术。对这些实施例的多种修改对本领域的专业技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本技术的精神或范围的情况下,在其它实施例中实现。因此,本技术将不会被限制于本文所示的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。本文档来自技高网...

【技术保护点】
1.一种D波电台用微处理器复位电路,用于连接微处理器(1),包括晶振电路(2)和复位电路(3),其特征在于:所述晶振电路(2)包括:与所述微处理器(1)的OSC_IN接口和OSC_OUT接口连接的无源晶振Y2,并联在无源晶振Y2两侧的电阻R7,连接在所述微处理器(1)的OSC_IN接口和接地端之间的电容C4,连接在所述微处理器(1)的OSC_OUT接口和接地端之间的电容C3;所述复位电路(3)包括监控芯片U3和充电插座J3,所述充电插座J3的引脚1与所述监控芯片U3的MR接口相连,所述充电插座J3的引脚2与所述监控芯片U3的WDO接口相连,所述监控芯片U3的VDD接口与+3.3V电源相连,+3.3V电源与所述监控芯片U3的PFI接口之间连接有电容C2,所述监控芯片U3的PFI接口与所述监控芯片U3的GND接口相连后共同接地,所述监控芯片U3的RESET接口与所述微处理器(1)的NRST接口相连,所述监控芯片U3的WDI接口与所述微处理器(1)的引脚100相连。

【技术特征摘要】
1.一种D波电台用微处理器复位电路,用于连接微处理器(1),包括晶振电路(2)和复位电路(3),其特征在于:所述晶振电路(2)包括:与所述微处理器(1)的OSC_IN接口和OSC_OUT接口连接的无源晶振Y2,并联在无源晶振Y2两侧的电阻R7,连接在所述微处理器(1)的OSC_IN接口和接地端之间的电容C4,连接在所述微处理器(1)的OSC_OUT接口和接地端之间的电容C3;所述复位电路(3)包括监控芯片U3和充电插座J3,所述充电插座J3的引脚1与所述监控芯片U3的MR接口相连,所述充电插座J3的引脚2与所述监控芯片U3的WDO接口相连,所述监控芯片U3的VDD接口与+3.3V电源相连,+3.3V电源与所述监控芯片U3的PFI接口之间连接有电容C2,所述监...

【专利技术属性】
技术研发人员:魏军生
申请(专利权)人:河南中多科技发展有限公司
类型:新型
国别省市:河南,41

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1