一种缓解SET效应的VCO环振电路制造技术

技术编号:20181241 阅读:43 留言:0更新日期:2019-01-23 01:52
一种缓解SET效应的VCO环振电路,该环振电路为双环振结构,包括第一环振和第二环振,第一环振和第二环振中任一节点的输入均分别来自于第一环振和第二环振,当由于SET效应导致第一环振或第二环振中的任一节点输入电压发生跳变时,由另一个环振所提供的对应节点的输入电压保持正常。本发明专利技术提出的交叉耦合型双环VCO,使用双差分输入结构,使得每条环振电路可以抵消另一条环振在遭受SET时所产生的影响,可以有效的降低SET对VCO振荡频率的影响,提高了电路对SET的防护能力。

A VCO Loop Vibration Circuit for Relieving SET Effect

A VCO ring oscillator circuit to alleviate SET effect is a double ring oscillator structure, including the first ring oscillator and the second ring oscillator. The input of either node in the first ring oscillator and the second ring oscillator comes from the first ring oscillator and the second ring oscillator respectively. When the input voltage of any node in the first or second ring oscillator changes due to SET effect, the corresponding provided by the other ring oscillator is provided. The input voltage of the node remains normal. The cross-coupled double-loop VCO proposed by the invention uses a double differential input structure, so that each ring oscillation circuit can offset the influence of another ring oscillation when subjected to SET, effectively reduce the influence of SET on the VCO oscillation frequency, and improve the protection ability of the circuit to SET.

【技术实现步骤摘要】
一种缓解SET效应的VCO环振电路
本专利技术涉及一种缓解SET效应的VCO环振电路,属于CMOS模拟电路设计

技术介绍
为了提高PLL环路的稳定性和相噪,在进行VCO设计时,通常使用差分环振,如附图1所示,为伪差分VCO结构示意图。虽然差分环振单元具有抗共模噪声能力强,输出压差范围大等特点,但是在面临SET时,振荡频率会发生较大的变化,进而引起锁相环电路的失锁。这是由于VCO的输出频率是由每一级环振单元的延迟决定,而环振单元的延迟由其输入差分电压信号以及偏置电压决定。当SET发生在环振单元的某个输入节点时,如图2所示,环振单元的支路电流发生变化,进而引起单元的输出延时发生跳变,最终导致VCO频率发生跳变和PLL失锁。如图3所示为环振单元在经历SET时频率变化示意图,可以看到,当环振单元的某个节点发生SET时,VCO的振荡频率会发生瞬时的跳变,此时,由于环路频率与输入参考时钟的频率产生较大的变化,导致PLL失锁(PLLloseslock),如图4所示。
技术实现思路
本专利技术的技术解决问题是:克服现有技术的不足,提供了一种缓解SET效应的VCO环振电路,是一种交叉耦合的双环VCO,能够缓解SET效应。本专利技术的技术解决方案是:一种缓解SET效应的VCO环振电路,该环振电路为双环振结构,包括第一环振和第二环振,第一环振和第二环振中任一节点的输入均分别来自于第一环振和第二环振,当由于SET效应导致第一环振或第二环振中的任一节点输入电压发生跳变时,由另一个环振所提供的对应节点的输入电压保持正常。该环振电路包括12个环振单元,其中第1环振单元~第6环振单元组成了第一环振,第7环振单元~第12环振单元组成了第二环振,每个环振单元有两对差分输入端口和一对差分输出端口,每一级环振单元的输出作为下一级环振单元的输入。每一级环振单元的输出为下一级环振单元的输入,具体为:第1环振单元的输出作为第2环振单元的一个输入,第2环振单元的输出作为第3环振单元的一个输入,以此类推,第5环振单元的输出作为第6环振单元的一个输入;第6环振单元的输出返回到第1环振单元,作为第1环振单元的一个输入;第7环振单元的输出作为第8环振单元的一个输入,第8环振单元的输出作为第9环振单元的一个输入,以此类推,第11环振单元的输出作为第12环振单元的一个输入;第12环振单元的输出返回到第7环振单元,作为第7环振单元的一个输入。每一个环振单元均有2组输入差分信号,其中1组来自第一环振,另一组来自第二环振。对于第一环振,第i环振单元的输入来自第i-1环振单元的输出和第i+5环振单元的输出,i=2,3,4,5,6;第1环振单元的输入来自第6环振单元的输出和第12环振单元的输出。对于第二环振,第j环振单元的输入来自第j-1环振单元的输出和第j-7环振单元的输出,j=8,9,10,11,12;第7环振单元的输入来自第6环振单元的输出和第12环振单元的输出。环振单元的结构相同,均包括:P型MOS管MP1~MP8、N型MOS管MN1~MN6,其中MP1~MP8的源级连接VDD,MP1与MP4的栅极连接输入信号Vc1,MP5与MP8的栅极连接输入信号Vc2,MP2的栅极与其漏级短接并连接至MN1的漏极,该节点引出输出信号Vout-,MP3的栅极与其漏级短接后再与MP1的漏极、MN2的漏极连接在一起,该节点引出输出信号Vout+;MP6的栅极与其漏级短接并与MP5的漏极、MN3的漏极连接在一起,该节点引出输出信号Vout-,MP7的栅极与其漏级短接并与MP8的漏极、MN4的漏极连接在一起,该节点引出输出信号Vout+;MN1的源级与MN2的源级相连并接至MN5的漏极,MN1的栅极连接输入信号Vin+,MN2的栅极连接输入信号Vin-,MN5的栅极连接输入信号Vb,MN5的源级连接GND;MN3的源级与MN4的源级相连并接至MN6的漏极,MN3的栅极连接输入信号Vin+,MN4的栅极连接输入信号Vin-,MN6的栅极连接输入信号Vb,MN6的源级连接GND。MN1的漏极引出的输出信号与MN3的漏极引出的输出信号合并输出,形成输出信号Vout-。MN2的漏极引出的输出信号与MN4的漏极引出的输出信号合并输出,形成输出信号Vout+。一种抗辐射PLL环路,该抗辐射PLL环路中采用所述的缓解SET效应的VCO环振电路。本专利技术与现有技术相比的有益效果是:(1)本专利技术在传统VCO的基础上进行改进,设计了一种交叉耦合型双环VCO,该结构使用双差分输入结构,使得每条环振电路可以抵消另一条环振在遭受SET时所产生的影响,可以有效的降低SET对VCO振荡频率的影响,提高了电路对SET的防护能力。(2)本专利技术设计了一种4输入环振单元,每个环振单元由完全相同的两个差分电路组成,2个差分电路的输出正端与负端均短接在一起,当一个差分单元的输入端因SET脉冲而发生输出电平变化时,另一个差分电路仍然保持正常,可有效降低SET的影响。附图说明图1为伪差分VCO结构示意图;图2为环振单元输入节点SET示意图;图3为环振单元在经历SET时频率变化示意图;图4为由VCO频率跳变引起的PLL失锁示意图;图5为本专利技术双环振VCO结构图;图6为本专利技术延时单元电路图;图7为单环振电路SET示意图;图8为单环振电路SET仿真示意图;图9为单环振电路控制电压波形图;图10为双环振电路SET示意图;图11为双环振电路SET仿真示意图;图12为PLL控制电压波形图;图13为环振电路设计流程具体实施方式下面结合附图进一步说明本专利技术具体实施方式。为了解决单环振链VCO的SET问题,本专利技术设计了一种交叉耦合的双环VCO,如图5所示。该环振电路为双环振结构,包括第一环振(环振1/环振A/RingA)和第二环振(环振2/环振B/RingB),当由于SET效应导致其中一个环振单元的差分输入信号发生变化时,由另一个环振所提供的差分输入仍保持正常。更具体的,该VCO环振由12个环振单元(即图中的delaycell)组成,其中环振单元1~6组成了环振1,环振单元7~12组成了环振2。每个环振单元有两对差分输入端口和一对差分输出端口,如图6所示。每一级环振单元的输出为下一级环振单元的输入,故每一个环振单元均有2组输入差分信号,其中1组来自环振A,另一组来自环振B。对于第一环振,第i环振单元的输入来自第i-1环振单元的输出和第i+5环振单元的输出,i=2,3,4,5,6;第1环振单元的输入来自第6环振单元的输出和第12环振单元的输出。对于第二环振,第j环振单元的输入来自第j-1环振单元的输出和第j-7环振单元的输出,j=8,9,10,11,12;第7环振单元的输入来自第6环振单元的输出和第12环振单元的输出。第1环振单元的输出作为第2环振单元的一个输入,第2环振单元的输出作为第3环振单元的一个输入,以此类推,第5环振单元的输出作为第6环振单元的一个输入;第6环振单元的输出返回到第1环振单元,作为第1环振单元的一个输入;第7环振单元的输出作为第8环振单元的一个输入,第8环振单元的输出作为第9环振单元的一个输入,以此类推,第11环振单元的输出作为第12环振单元的一个输入;第12环振单元的输出返回到第7环振单元,作为第7环振单元的一个输入本文档来自技高网...

【技术保护点】
1.一种缓解SET效应的VCO环振电路,其特征在于该环振电路为双环振结构,包括第一环振和第二环振,第一环振和第二环振中任一节点的输入均分别来自于第一环振和第二环振,当由于SET效应导致第一环振或第二环振中的任一节点输入电压发生跳变时,由另一个环振所提供的对应节点的输入电压保持正常。

【技术特征摘要】
1.一种缓解SET效应的VCO环振电路,其特征在于该环振电路为双环振结构,包括第一环振和第二环振,第一环振和第二环振中任一节点的输入均分别来自于第一环振和第二环振,当由于SET效应导致第一环振或第二环振中的任一节点输入电压发生跳变时,由另一个环振所提供的对应节点的输入电压保持正常。2.根据权利要求1所述的一种缓解SET效应的VCO环振电路,其特征在于:该环振电路包括12个环振单元,其中第1环振单元~第6环振单元组成了第一环振,第7环振单元~第12环振单元组成了第二环振,每个环振单元有两对差分输入端口和一对差分输出端口,每一级环振单元的输出作为下一级环振单元的输入。3.根据权利要求2所述的一种缓解SET效应的VCO环振电路,其特征在于:每一级环振单元的输出为下一级环振单元的输入,具体为:第1环振单元的输出作为第2环振单元的一个输入,第2环振单元的输出作为第3环振单元的一个输入,以此类推,第5环振单元的输出作为第6环振单元的一个输入;第6环振单元的输出返回到第1环振单元,作为第1环振单元的一个输入;第7环振单元的输出作为第8环振单元的一个输入,第8环振单元的输出作为第9环振单元的一个输入,以此类推,第11环振单元的输出作为第12环振单元的一个输入;第12环振单元的输出返回到第7环振单元,作为第7环振单元的一个输入。4.根据权利要求2所述的一种缓解SET效应的VCO环振电路,其特征在于:每一个环振单元均有2组输入差分信号,其中1组来自第一环振,另一组来自第二环振。5.根据权利要求4所述的一种缓解SET效应的VCO环振电路,其特征在于:对于第一环振,第i环振单元的输入来自第i-1环振单元的输出和第i+5环振单元的输出,i=2,3,4,5,6;第1环振单元的输入来自第6环振单元的输出和第12环振单元的输出。6.根据权利要求4所述的一种缓解SET效应的VCO环振电路,其特征在于:对于第二环振...

【专利技术属性】
技术研发人员:王轩周国昌赖晓玲朱启巨艇
申请(专利权)人:西安空间无线电技术研究所
类型:发明
国别省市:陕西,61

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1