可程序化接脚位准的控制电路制造技术

技术编号:20159638 阅读:46 留言:0更新日期:2019-01-19 00:12
一种可程序化接脚位准的控制电路,包括一时间槽、一时间控制器、一输入输出缓冲器、一缓冲控制器以及一接脚控制器。时间槽根据一时脉信号调整一计数值。当计数值等于预设值时,时间控制器发出一触发信号。缓冲控制器存取输入输出缓冲器。接脚控制器耦接一接脚、时间控制器及缓冲控制器。在一输入模式,接脚控制器根据触发信号,检测接脚的电位,用以产生多个检测结果,并通过缓冲控制器,将检测结果存入输入输出缓冲器。在一输出模式,接脚控制器根据触发信号及输入输出缓冲器所储存的一输出数据,产生一输出信号。

【技术实现步骤摘要】
可程序化接脚位准的控制电路
本专利技术有关于一种控制电路,特别是有关于一种可程序化接脚位准的控制电路。
技术介绍
随着科技的进步,集成电路(IntegratedCircuit;IC)的尺寸愈来愈小,并且电路结构愈来愈复杂。以超大型集成电路(VeryLargeScaleIntegration;VLSI)为例,其芯片上的元件密度越来越高。
技术实现思路
本专利技术提供一种可程序化接脚位准的控制电路,包括一第一时间槽、一时间控制器、一输入输出缓冲器、一缓冲控制器以及一接脚控制器。第一时间槽根据一时脉信号调整一第一计数值。时间控制器判断第一计数值是否等于一第一预设值。当第一计数值等于第一预设值时,时间控制器发出一第一触发信号。缓冲控制器存取输入输出缓冲器。接脚控制器耦接第一接脚、时间控制器及缓冲控制器。在一输入模式,接脚控制器根据第一触发信号,检测第一接脚的电位,用以产生多个检测结果。接脚控制器通过缓冲控制器,将检测结果存入输入输出缓冲器。在一输出模式,接脚控制器根据第一触发信号及输入输出缓冲器所储存的一输出数据,产生一输出信号。本专利技术的有益效果在于,根据本专利技术的控制电路,使用者能透过简本文档来自技高网...

【技术保护点】
1.一种可程序化接脚位准的控制电路,其特征在于,包括:一第一时间槽,根据一时脉信号调整一第一计数值;一时间控制器,判断该第一计数值是否等于一第一预设值,当该第一计数值等于该第一预设值时,该时间控制器发出一第一触发信号;一输入输出缓冲器;一缓冲控制器,存取该输入输出缓冲器;以及一接脚控制器,耦接一第一接脚、该时间控制器及该缓冲控制器;其中,在一输入模式,该接脚控制器根据该第一触发信号,检测该第一接脚的电位,用以产生多个检测结果,该接脚控制器通过该缓冲控制器,将该多个检测结果存入该输入输出缓冲器;在一输出模式,该接脚控制器根据该第一触发信号及该输入输出缓冲器所储存的一输出数据,产生一输出信号。

【技术特征摘要】
2017.07.11 TW 1061231801.一种可程序化接脚位准的控制电路,其特征在于,包括:一第一时间槽,根据一时脉信号调整一第一计数值;一时间控制器,判断该第一计数值是否等于一第一预设值,当该第一计数值等于该第一预设值时,该时间控制器发出一第一触发信号;一输入输出缓冲器;一缓冲控制器,存取该输入输出缓冲器;以及一接脚控制器,耦接一第一接脚、该时间控制器及该缓冲控制器;其中,在一输入模式,该接脚控制器根据该第一触发信号,检测该第一接脚的电位,用以产生多个检测结果,该接脚控制器通过该缓冲控制器,将该多个检测结果存入该输入输出缓冲器;在一输出模式,该接脚控制器根据该第一触发信号及该输入输出缓冲器所储存的一输出数据,产生一输出信号。2.如权利要求1所述的可程序化接脚位准的控制电路,其特征在于,该接脚控制器通过该第一接脚输出该输出信号。3.如权利要求1所述的可程序化接脚位准的控制电路,其特征在于,该接脚控制器通过一第二接脚输出该输出信号。4.如权利要求1所述的可程序化接脚位准的控制电路,其特征在于,更包括:一第二时间槽,根据该时脉信号调整一第二计数值,当该第二计数值等于一第二预设值时,该时间控制器输出一第二触发信号,在该输入模式中,该接脚控制器根据该第...

【专利技术属性】
技术研发人员:谢雨哲沈子岚
申请(专利权)人:新唐科技股份有限公司
类型:发明
国别省市:中国台湾,71

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1