FPGA芯片描述文件的生成方法、装置、存储介质及电子设备制造方法及图纸

技术编号:20025919 阅读:39 留言:0更新日期:2019-01-06 04:45
一种FPGA芯片描述文件的生成方法、装置、存储介质及电子设备,所述生成方法包括:读取原语器件的信息以及tile的信息;所述原语器件的信息包括:所述原语器件的名称、编号、类型、所述原语器件对应的管脚集合、所述原语器件对应的元素集合以及所述原语器件对应的连线信息;所述tile的信息包括:所述tile在FPGA芯片中的位置、所述tile的名称、所述tile的类型以及所述tile的连线资源,所述tile的连线资源包括wire资源、pip资源以及site资源;根据所读取的原语器件的信息以及tile的信息,生成所述FPGA芯片的描述文件。上述方案能够降低FPGA芯片描述文件所占用的存储空间。

【技术实现步骤摘要】
FPGA芯片描述文件的生成方法、装置、存储介质及电子设备
本专利技术涉及FPGA
,尤其涉及一种FPGA芯片描述文件的生成方法、装置、存储介质及电子设备。
技术介绍
现场可编程门阵列(FieldProgrammableGateArray,FPGA)芯片是一种可编程器件,典型的FPGA芯片通常包括三类基本资源:可编程逻辑功能模块、可编程输入/输出模块以及可编程互连资源。可编程逻辑功能模块是实现用户功能的基本单元,通常规则地排列成一个阵列结构,分布于整个FPGA芯片。可编程输入/输出模块为连接芯片内部逻辑与外部管脚之间的接口,围绕在可编程逻辑功能模块周围。可编程互联资源包括各种长度的连接线段和一些可编程连接接开关,将各个可编程逻辑功能模块连接,构成特定功能的电路。描述一款FPGA芯片,需要将FPGA芯片中的每个tile以及每个tile内部的可编程逻辑功能模块、可编程输入/输出模块以及可编程互联资源都清楚全面地罗列出来。现有技术中,通过xdlrc文件对FPGA芯片进行描述。在xdlrc文件中描述了所有的tile和原语器件(primitive),并以平铺的方式将每个tile和每个primitive都进行详细描述。在实际应用中可知,tile是指FPGA芯片中的较大组成单元,一个tile中可以包括多个primitive原语单元,原语单元包括输入/输出(I/O)单元、可配置逻辑模块(ConfigurableLogicBlock,CLB)、数字处理器(DigitalSignalProcessor,DSP)、随机存取存储器(RandomAccessMemory,RAM)等。FPGA芯片由多个不同的tile排列组成。现有技术中,xdlrc文件对每个tile和每个primitive都进行详细描述,导致xdlrc文件的数据量较大,占用较多的存储空间。
技术实现思路
本专利技术实施例解决的技术问题是如何降低FPGA芯片描述文件所占用的存储空间。为解决上述技术问题,本专利技术实施例提供一种FPGA芯片描述文件的生成方法,包括:读取原语器件的信息以及tile的信息;所述原语器件的信息包括:所述原语器件的名称、编号、类型、所述原语器件对应的管脚集合、所述原语器件对应的元素集合以及所述原语器件对应的连线信息;所述tile的信息包括:所述tile在FPGA芯片中的位置、所述tile的名称、所述tile的类型以及所述tile的连线资源,所述tile的连线资源包括wire资源、pip资源以及site资源;根据所读取的原语器件的信息以及tile的信息,生成所述FPGA芯片的描述文件,所述描述文件包括:对所述tile的信息进行描述的文件,所述对所述tile的信息进行描述的文件包括第一层和第二层,所述对所述tile的信息进行描述的文件的第一层包括:所述tile在FPGA芯片中的位置、所述tile的名称、所述tile的类型以及所述tile的连线资源;所述对所述tile的信息进行描述的文件的第二层包括:所述wire资源中的wire索引、所述pip资源中的pip索引以及所述site资源中的site索引。可选的,所述描述文件包括:对所述原语器件的信息进行描述的文件,所述对所述原语器件的信息进行描述的文件包括三层,其中:所述对所述原语器件的信息进行描述的文件的第一层包括:所述原语器件的名称、编号、类型、所述原语器件对应的管脚集合、所述原语器件对应的元素集合以及所述原语器件对应的连线信息;所述对所述原语器件的信息进行描述的文件的第二层包括:所述原语器件对应的管脚集合中,所有管脚的名称、所有管脚对应的输入/输出接口;所述原语器件对应的元素集合中所有元素的名称、所有元素对应的配置值集合以及所有元素的引脚信息;所述原语器件对应的连线信息中所有连线的起始端元素及对应的引脚编号、所有连线的终止端元素及对应的引脚编号;所述对所述原语器件的信息进行描述的文件的第三层包括:所述配置值集合中的元素的配置值;所述所有元素的引脚信息中的每一个元素的引脚的名称、每一个元素的引脚的输入/输出端口。可选的,所述wire资源包括如下信息:wire的索引,所述wire索引下对应的wire编号、方向、长度、类型、x方向长度以及y方向长度;所述pip资源包括如下信息:pip索引,所述pip索引对应的pip编号;所述site资源包括如下信息:site索引、site编号。可选的,所述FPGA芯片的描述文件采用可标记扩展语言文件生成。本专利技术实施例还提供了一种FPGA芯片描述文件的生成装置,包括:读取单元,用于读取原语器件的信息以及tile的信息;所述原语器件的信息包括:所述原语器件的名称、编号、类型、所述原语器件对应的管脚集合、所述原语器件对应的元素集合以及所述原语器件对应的连线信息;所述tile的信息包括:所述tile在FPGA芯片中的位置、所述tile的名称、所述tile的类型以及所述tile的连线资源,所述tile的连线资源包括wire资源、pip资源以及site资源;生成单元,用于根据所读取的原语器件的信息以及tile的信息,生成所述FPGA芯片的描述文件,所述描述文件包括:对所述tile的信息进行描述的文件,所述对所述tile的信息进行描述的文件包括第一层和第二层,所述对所述tile的信息进行描述的文件的第一层包括:所述tile在FPGA芯片中的位置、所述tile的名称、所述tile的类型以及所述tile的连线资源;所述对所述tile的信息进行描述的文件的第二层包括:所述wire资源中的wire索引、所述pip资源中的pip索引以及所述site资源中的site索引。可选的,所述描述文件包括:对所述原语器件的信息进行描述的文件,所述对所述原语器件的信息进行描述的文件包括三层,其中:所述对所述原语器件的信息进行描述的文件的第一层包括:所述原语器件的名称、编号、类型、所述原语器件对应的管脚集合、所述原语器件对应的元素集合以及所述原语器件对应的连线信息;所述对所述原语器件的信息进行描述的文件的第二层包括:所述原语器件对应的管脚集合中,所有管脚的名称、所有管脚对应的输入/输出接口;所述原语器件对应的元素集合中所有元素的名称、所有元素对应的配置值集合以及所有元素的引脚信息;所述原语器件对应的连线信息中所有连线的起始端元素及对应的引脚编号、所有连线的终止端元素及对应的引脚编号;所述对所述原语器件的信息进行描述的文件的第三层包括:所述配置值集合中的元素的配置值;所述所有元素的引脚信息中的每一个元素的引脚的名称、每一个元素的引脚的输入/输出端口。可选的,所述wire资源包括如下信息:wire的索引,所述wire索引下对应的wire编号、方向、长度、类型、x方向长度以及y方向长度;所述pip资源包括如下信息:pip索引,所述pip索引对应的pip编号;所述site资源包括如下信息:site索引、site编号。可选的,所述FPGA芯片的描述文件采用可标记扩展语言文件生成。本专利技术实施例还提供了一种计算机可读存储介质,其上存储有计算机指令,所述计算机指令运行时执行上述任一种所述的FPGA芯片描述文件的生成方法的步骤。本专利技术实施例还提供了一种电子设备,包括存储器和处理器,所述存储器上存储有可在所述处理器上运行的计本文档来自技高网
...

【技术保护点】
1.一种FPGA芯片描述文件的生成方法,其特征在于,包括:读取原语器件的信息以及tile的信息;所述原语器件的信息包括:所述原语器件的名称、编号、类型、所述原语器件对应的管脚集合、所述原语器件对应的元素集合以及所述原语器件对应的连线信息;所述tile的信息包括:所述tile在FPGA芯片中的位置、所述tile的名称、所述tile的类型以及所述tile的连线资源,所述tile的连线资源包括wire资源、pip资源以及site资源;根据所读取的原语器件的信息以及tile的信息,生成所述FPGA芯片的描述文件,所述描述文件包括:对所述tile的信息进行描述的文件,所述对所述tile的信息进行描述的文件包括第一层和第二层,所述对所述tile的信息进行描述的文件的第一层包括:所述tile在FPGA芯片中的位置、所述tile的名称、所述tile的类型以及所述tile的连线资源;所述对所述tile的信息进行描述的文件的第二层包括:所述wire资源中的wire索引、所述pip资源中的pip索引以及所述site资源中的site索引。

【技术特征摘要】
1.一种FPGA芯片描述文件的生成方法,其特征在于,包括:读取原语器件的信息以及tile的信息;所述原语器件的信息包括:所述原语器件的名称、编号、类型、所述原语器件对应的管脚集合、所述原语器件对应的元素集合以及所述原语器件对应的连线信息;所述tile的信息包括:所述tile在FPGA芯片中的位置、所述tile的名称、所述tile的类型以及所述tile的连线资源,所述tile的连线资源包括wire资源、pip资源以及site资源;根据所读取的原语器件的信息以及tile的信息,生成所述FPGA芯片的描述文件,所述描述文件包括:对所述tile的信息进行描述的文件,所述对所述tile的信息进行描述的文件包括第一层和第二层,所述对所述tile的信息进行描述的文件的第一层包括:所述tile在FPGA芯片中的位置、所述tile的名称、所述tile的类型以及所述tile的连线资源;所述对所述tile的信息进行描述的文件的第二层包括:所述wire资源中的wire索引、所述pip资源中的pip索引以及所述site资源中的site索引。2.如权利要求1所述的FPGA芯片描述文件的生成方法,其特征在于,所述描述文件包括:对所述原语器件的信息进行描述的文件,所述对所述原语器件的信息进行描述的文件包括三层,其中:所述对所述原语器件的信息进行描述的文件的第一层包括:所述原语器件的名称、编号、类型、所述原语器件对应的管脚集合、所述原语器件对应的元素集合以及所述原语器件对应的连线信息;所述对所述原语器件的信息进行描述的文件的第二层包括:所述原语器件对应的管脚集合中,所有管脚的名称、所有管脚对应的输入/输出接口;所述原语器件对应的元素集合中所有元素的名称、所有元素对应的配置值集合以及所有元素的引脚信息;所述原语器件对应的连线信息中所有连线的起始端元素及对应的引脚编号、所有连线的终止端元素及对应的引脚编号;所述对所述原语器件的信息进行描述的文件的第三层包括:所述配置值集合中的元素的配置值;所述所有元素的引脚信息中的每一个元素的引脚的名称、每一个元素的引脚的输入/输出端口。3.如权利要求1所述的FPGA芯片描述文件的生成方法,其特征在于,所述wire资源包括如下信息:wire的索引,所述wire索引下对应的wire编号、方向、长度、类型、x方向长度以及y方向长度;所述pip资源包括如下信息:pip索引,所述pip索引对应的pip编号;所述site资源包括如下信息:site索引、site编号。4.如权利要求1~3任一项所述的FPGA芯片描述文件的生成方法,其特征在于,所述FPGA芯片的描述文件采用可标记扩展语言文件生成。5.一种FPGA芯片描述文件的生成装置,其特征在于,包括:读取单元,用于读取原语器件的信息以及tile的信息;所述原语器件的信息包括:所述原语器件的名称、编号、类型、所述原语器件对应的管脚集...

【专利技术属性】
技术研发人员:祁玉李佐渭李小南张青青
申请(专利权)人:上海复旦微电子集团股份有限公司
类型:发明
国别省市:上海,31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1