像素电路及其驱动方法、显示装置制造方法及图纸

技术编号:20006723 阅读:42 留言:0更新日期:2019-01-05 18:30
本申请公开一种像素电路及其驱动方法、显示装置,该像素电路包括:第一薄膜晶体管、第二薄膜晶体管、第三薄膜晶体管、第四薄膜晶体管、第五薄膜晶体管、第一电容、第二电容以及发光二极管。在该像素电路的发光阶段,由于该像素电路中驱动薄膜晶体管的源极电压,由输入该像素电路中的数据电压,参考电压以及与该薄膜晶体管的源极连接的电容决定,与该像素电路中的电源电压无关,因此,流入该发光二极管的电流也与电源电压无关,这样,针对包含多个像素电路的显示装置而言,可以有效避免由于电源电压降导致的作用在每一个发光二极管的阳极电压不同,进而导致流入每一个发光二极管的电流不同,整个显示装置的亮度不均匀的问题。

Pixel Circuit, Driving Method and Display Device

The present application discloses a pixel circuit and its driving method and display device, which comprises a first thin film transistor, a second thin film transistor, a third thin film transistor, a fourth thin film transistor, a fifth thin film transistor, a first capacitor, a second capacitor and a light emitting diode. In the light-emitting phase of the pixel circuit, since the source voltage of the driving thin-film transistor in the pixel circuit is determined by the data voltage input to the pixel circuit, the reference voltage and the capacitance connected to the source of the thin-film transistor, it is independent of the power supply voltage in the pixel circuit, so the current flowing into the light-emitting diode is also independent of the power supply voltage. For display devices with multiple pixel circuits, it can effectively avoid the problem that the anode voltage of each LED is different due to the voltage drop of power supply, which leads to different currents flowing into each LED and uneven brightness of the whole display device.

【技术实现步骤摘要】
像素电路及其驱动方法、显示装置
本申请涉及显示
,尤其涉及一种像素电路及其驱动方法、显示装置。
技术介绍
在显示
,一个显示装置可以包含多个像素单元,每一个像素单元可以对应一个像素电路。在一个像素电路中,通常可以包含电源,作为驱动元件的薄膜晶体管以及发光二极管,其中,电源与薄膜晶体管连接,薄膜晶体管与发光二极管连接。在像素电路的发光阶段,电源提供的电源电压作用于薄膜晶体管,薄膜晶体管在该电源电压的作用下可以输出电流,电流流入发光二极管,使得发光二极管发光。通常,针对显示装置中包含的多个像素电路而言,为了简化显示装置的电路结构,可以将多个像素电路的电源端通过导线连接,并使用同一个电源为该显示装置中包含的多个像素电路提供电源电压,这样,在多个像素电路的发光阶段,电源提供的电源电压可以控制多个像素电路中的发光二极管发光,使得整个显示装置可以发光。但是,在实际应用中,在多个像素电路的发光阶段,电源提供的电源电压需要从一个像素电路传输至另一个像素电路,由于不同像素电路之间的连接导线存在一定的电阻,因此,电源电压在传输过程中会产生电源电压降(IRdrop),导致实际为每一个像素电路提本文档来自技高网...

【技术保护点】
1.一种像素电路,其特征在于,包括第一薄膜晶体管、第二薄膜晶体管、第三薄膜晶体管、第四薄膜晶体管、第五薄膜晶体管、第一电容、第二电容以及发光二极管,其中:所述第一薄膜晶体管的栅极分别与所述第二薄膜晶体管的源极、所述第五薄膜晶体管的漏极以及所述第一电容的一端连接,所述第二薄膜晶体管的漏极与数据线连接,所述第五薄膜晶体管的源极与参考电压线连接;所述第一薄膜晶体管的漏极与所述第四薄膜晶体管的源极连接,所述第四薄膜晶体管的漏极分别与所述第二电容的一端以及第一电源连接;所述第一薄膜晶体管的源极分别与所述第三薄膜晶体管的源极、所述发光二极管的阳极、所述第二电容的另一端以及所述第一电容的另一端连接,所述第三...

【技术特征摘要】
1.一种像素电路,其特征在于,包括第一薄膜晶体管、第二薄膜晶体管、第三薄膜晶体管、第四薄膜晶体管、第五薄膜晶体管、第一电容、第二电容以及发光二极管,其中:所述第一薄膜晶体管的栅极分别与所述第二薄膜晶体管的源极、所述第五薄膜晶体管的漏极以及所述第一电容的一端连接,所述第二薄膜晶体管的漏极与数据线连接,所述第五薄膜晶体管的源极与参考电压线连接;所述第一薄膜晶体管的漏极与所述第四薄膜晶体管的源极连接,所述第四薄膜晶体管的漏极分别与所述第二电容的一端以及第一电源连接;所述第一薄膜晶体管的源极分别与所述第三薄膜晶体管的源极、所述发光二极管的阳极、所述第二电容的另一端以及所述第一电容的另一端连接,所述第三薄膜晶体管的漏极与初始电压信号线连接,所述发光二极管的阴极与第二电源连接。2.如权利要求1所述的像素电路,其特征在于,所述第三薄膜晶体管的栅极与第一扫描线连接,所述第一扫描线提供的第一扫描信号控制所述第三薄膜晶体管处于导通状态,使得所述初始电压信号线提供的初始电压信号对所述第一电容以及所述发光二极管的阳极进行初始化;所述第二薄膜晶体管的栅极与第二扫描线连接,所述第二扫描线提供的第二扫描信号控制所述第二薄膜晶体管处于导通状态,使得所述数据线提供的数据电压向所述第一薄膜晶体管的栅极施加电压;所述第五薄膜晶体管的栅极与第三扫描线连接,所述第三扫描线提供的第三扫描信号控制所述第五薄膜晶体管处于导通状态,使得所述参考电压线提供的参考电压对所述第一薄膜晶体管的栅极进行初始化;所述第四薄膜晶体管的栅极与发光控制线连接,所述发光控制线提供的发光控制信号控制所述第四薄膜晶体管处于导通状态,使得对所述第一薄膜晶体管的阈值电压进行补偿,并使得电流流入所述发光二极管。3.如权利要求2所述的像素电路,其特征在于,所述第一电源,用于为所述第一薄膜晶体管提供电源电压;所述发光二极管发光时电流流入所述第二电源;所述初始电压信号,用于为所述发光二极管以及所述第一电容提供初始化电压。4.如权利要求2所述的像素电路,其特征在于,在所述数据电压向所述第一薄膜晶体管的栅极施加电压时,所述第一电容以及所述第二电容控制所述第一薄膜晶体管的源极电压与所述第一电源提供的电源电压无关,使得对所述像素电路的电源电压降进行补偿。5.如权利要求2所述的像素电路,其特征在于,所述第一电容为耦合电容,在电流流入所述发光二极管时,所述第一电容用于保持所述第一薄膜晶体管的栅极电压与源极电压之间的压差不变,使得对所述第一薄膜晶体管的电子迁移率进行部分补偿。6.如权利要求1至5任一项所述的像素电路...

【专利技术属性】
技术研发人员:张婷婷
申请(专利权)人:昆山国显光电有限公司
类型:发明
国别省市:江苏,32

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1