一种关于CPFSK调制样式的UAT数据链定时同步方法及装置制造方法及图纸

技术编号:19865768 阅读:49 留言:0更新日期:2018-12-22 13:44
本发明专利技术公开了一种关于CPFSK调制样式的UAT数据链定时同步方法及装置。本发明专利技术的同步方法为:首先计算高倍过采样基带信号的一比特差分序列,然后在其前后各加入长度为NK/2的零值后,以不同的起始位置按照K倍抽取得到K组差分序列;对接收基带信号进行一比特差分运算,得到接收一比特差分序列;再将K组差分序列分别与接收一比特差分序列做互相关运算,得到K个互相关值;最后,从K个互相关值中筛选出互相关值最大的差分序列的序列标识符,作为符号定时偏差的估计结果。同时,本发明专利技术还公开了对应该同步方法的同步装置。本发明专利技术通过差分运算对传统高倍过采样相关算法进行了改进,提出了一种新的定时同步算法,以使其能够适用于采用CPFSK调制样式的UAT数据链。

【技术实现步骤摘要】
一种关于CPFSK调制样式的UAT数据链定时同步方法及装置
本专利技术属于信号处理
,具体涉及一种关于CPFSK调制样式的UAT数据链定时同步方法。
技术介绍
UAT(UniversalAccessTransceiver)是ADS-B(AutomaticDependentSurveillance-Broadcast)中的一种数据链路技术,旨在服务于大多数通用航空界。所有的UAT报文都包含一个36比特长度的同步序列报头,用于识别并提取UAT报文。UAT数据链采用CPFSK(连续相位频移键控)调制。经过帧同步处理后得到UAT报文帧同步时刻,UAT信号起始时刻就在帧同步时刻的前后Ts/2时间间隔内,其中Ts表示一个bit位的长度。为了进一步地确定信号起始,确保解调信号的准确性,还需进行定时同步。定时同步有前馈和反馈结构这两种不同的实现结构,这两种不同的实现结构又分别有数据辅助(Data-Aided,DA)和非数据辅助(Non-Data-Aided,NDA)两种定时误差检测方式。其中,反馈结构通常是通过环路来实现的,其稳定时可以达到不错的效果,但这优异的效果是以时间消耗为代价的,与UA本文档来自技高网...

【技术保护点】
1.一种关于CPFSK调制样式的UAT数据链定时同步方法,其特征在于,包括下列步骤:步骤1:根据所采用的CPFSK调制样式,基于预设同步序列生成本地的高倍过采样基带信号,本地基带信号的过采样倍数为N×K,其中N表示接收基带信号的过采样倍数,K=2g,g为正整数;计算本地基带信号的一比特差分序列{Db1[n]|0≤n≤NK(Lp‑1)};其中

【技术特征摘要】
1.一种关于CPFSK调制样式的UAT数据链定时同步方法,其特征在于,包括下列步骤:步骤1:根据所采用的CPFSK调制样式,基于预设同步序列生成本地的高倍过采样基带信号,本地基带信号的过采样倍数为N×K,其中N表示接收基带信号的过采样倍数,K=2g,g为正整数;计算本地基带信号的一比特差分序列{Db1[n]|0≤n≤NK(Lp-1)};其中n表示采样点,Lp表示前导序列长度,ωd为数字频偏;表示第n个与第n-kN个样值点之间的前导码调制相位差,1≤k<Lp;所述前导码调制相位为:h为调制指数,αp[i]表示前导序列符号向量αp的第i个元素,相位成型序列q[n]为:步骤2:在本地基带信号的一比特差分序列{Db1[n]|0≤n≤NK(Lp-1)}的前后各加入长度为NK/2的零值,得到序列{Dl1[n]|0≤n<NKLp};步骤3:从{Dl1[n]|0≤n<NKLp}中以不同的起始位置按照K倍抽取得到K组差分序列{Dτ[n]|0≤n≤N(LP-1)},其中差分序列标识符τ=0,…,K-1,Dτ[n]=Dl1[Kn+τ];步骤4:对接收基带信号进行一比特差分运算,得到接收基带信号的一比特差分序列{Dr1[n]0≤n≤N(LP-1)},其中步骤5:将K组差分序列{Dτ[n]|0≤n≤N(LP-1)}分别与当前接收基带信号的一比特差分序列{Dr1[n]0≤n≤N(LP-1)}做互相关运算,得到K个互相关值再从K个互相关值cor[τ]中筛选出互相关值cor[τ]最大的差分序列的序列标识符τ,作为符号定时偏差的估计结果。2.一种关于CPFSK调制样式的UAT数据链定时同步装置,包括第...

【专利技术属性】
技术研发人员:王晋李桓李洪星王坚刘紫童
申请(专利权)人:电子科技大学
类型:发明
国别省市:四川,51

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1