像素结构、像素电路和显示面板制造技术

技术编号:19828600 阅读:26 留言:0更新日期:2018-12-19 16:59
本申请公开了一种像素结构、像素电路和显示面板,该像素结构包括发光二极管、至少三个晶体管和至少一个电容,该至少三个晶体管中包括两个氧化物薄膜晶体管和至少一个低温多晶硅薄膜晶体管。

【技术实现步骤摘要】
像素结构、像素电路和显示面板
本申请涉及像素电路领域,尤其涉及一种像素结构、像素电路和显示面板。
技术介绍
随着显示面板技术的不断发展,有机发光二极管(OrganicLightEmittingDiode,OLED)显示面板作为一种自发光的显示器件,与传统的薄膜晶体管液晶显示面板(ThinFilmTransistorLiquidCrystalDisplay,TFT-LCD)相比,不仅不需要背光源,还具有重量轻、抗震性好、响应时间快、视角广、能耗低、低温特性好等优点,被广泛地应用在各个领域中。
技术实现思路
有鉴于此,本专利技术实施例提供了一种像素结构、像素电路和显示面板。第一方面,本专利技术实施例提供了一种像素结构,包括:发光二极管、至少三个晶体管和至少一个电容,该至少三个晶体管中包括两个氧化物薄膜晶体管和至少一个低温多晶硅薄膜晶体管。第二方面,本专利技术实施例提供了一种像素电路,包括至少一个第一方面的像素结构。第三方面,本专利技术实施例提供了一种显示面板,包括至少一个第二方面的像素电路。本专利技术有益效果如下:本专利技术实施例中的像素结构、像素电路和显示面板中,通过在像素结构中采用两个个氧化物薄膜晶体管+至少一个低温多晶硅薄膜晶体管的组合方案,从而达到降低漏电、提高对比度和降低功耗的效果。附图说明为了更清楚地说明本专利技术实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简要介绍,显而易见地,下面描述中的附图仅仅是本专利技术的一些实施例,对于本领域的普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。图1为本专利技术实施例提供的一种像素结构的示意图;图2为本专利技术实施例提供的具有3T1C的像素结构的电路示意图;图3为本专利技术图2所示实施例提供的像素结构对应的扫描信号时序图;图4为本专利技术实施例提供的具有4T2C的像素结构的电路示意图;图5为本专利技术图4所示实施例提供的像素结构对应的扫描信号时序图。具体实施方式为使本申请的目的、技术方案和优点更加清楚,下面将结合本申请具体实施例及相应的附图对本申请技术方案进行清楚、完整地描述。显然,所描述的实施例仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。应当理解,尽管一些元素用数字术语(例如,第一,第二,第三等)指定,但应该理解,这样的指定仅用于指定来自一组相似元素的一个元素,但不限制任何特定顺序的元素。这样,在不脱离示例性实施例的范围的情况下,被指定为第一元素的元素可以被称为第二元素或第三元素。本专利技术的各种示例性实施例的各个特征可以部分地或完全地彼此结合或组合,并且如本领域技术人员充分理解的,可以在技术上实现各种互通或驱动,并且各个示例性实施例可以是彼此独立地执行或通过关联关系一起执行。在下文中,将参考附图详细描述本专利技术的各种实施例。需要说明的是,本公开的实施例中采用的晶体管的源极、漏极在结构上可以是对称的,所以其源极、漏极在物理结构上可以是没有区别的。在本公开的实施例中,为了区分晶体管除作为控制端的栅极,直接描述了其中一极为第一端,另一极为第二端,所以本公开实施例中全部或部分晶体管的第一端和第二端根据需要是可以互换的。例如,本公开实施例的晶体管的第一端可以为源极,第二端可以为漏极;或者,晶体管的第一端为漏极,第二端为源极。图1是本专利技术的一个实施例提供的一种像素结构的示意图。如图1所示,本专利技术实施例提供了一种像素结构,该像素结构包括:发光二极管、至少三个晶体管和至少一个电容,该至少三个晶体管中包括两个氧化物薄膜晶体管和至少一个低温多晶硅薄膜晶体管。本专利技术实施例中,通过在像素结构中采用两个氧化物薄膜晶体管+至少一个低温多晶硅薄膜晶体管的组合方案,从而达到降低漏电、提高对比度和降低功耗的效果。为便于理解本申请的技术方案、下面以3T1C和4T2C的像素结构进行说明。图2是本专利技术实施例提供的具有3T1C的像素结构的电路示意图。可选地,如图2所示,在一个实施例中,该至少三个晶体管包括第一晶体管M1、第二晶体管M2、第三晶体管M3,该至少一个电容包括第一电容,其中第一晶体管M1,包含:第一端,用来接收像素数据信号Vdata;第二端;以及控制端,用来接收第一路信号SCAN,并根据第一路信号SCAN使该像素数据信号Vdata自第一端传送至第二端;第二晶体管M2,包含:第一端,用来接收第一电源电压PVDD;第二端,电性耦接于该发光二极管;以及控制端;第二晶体管M2用来根据第二晶体管M2的该控制端及第二晶体管M2的第一端的电位差,产生驱动电流以驱动该发光二极管;第三晶体管M3,包含:第一端,电性耦接于第二晶体管M2的控制端;第二端,电性耦接于该发光二极管;以及控制端,用来接收第二路信号Sx,并根据第二路信号Sx使第一端的信号传送至第二端;第一电容Cst,包含:第一端,电性耦接于第一晶体管M1的第二端;第二端,电性耦接于第二晶体管M2的控制端和第三晶体管M3的第一端。进一步地,如图2所示,第一晶体管M1和第三晶体管M3为氧化物薄膜晶体管;第二晶体管M2为低温多晶硅薄膜晶体管。应理解,在本专利技术实施例中,第一晶体管M1和第三晶体管M3采用OxideTFT,具有如下优点:利用OxideTFT比LTPS的Ioff低的特点,可以大幅度增加Cst电位的保持时间,这样可以增加阈值补偿的时间间隔,避免阈值补偿间隔过长导致的亮度变化。应理解,在本专利技术实施例中,第三晶体管M3采用低温多晶硅薄膜晶体管,可以充分利用LTPS比OxideTFT稳定性好,工艺更成熟的优点。当然,应理解,本专利技术图2所示实施例的驱动方法可包括初始阶段和发光阶段,其中,在初始阶段,整屏进行阈值读取。此时,将Vss抬高,扫描信号Sr将M3打开,扫描信号SCAN将M1打开,Vdata输入Vo信号,驱动晶体管即第二晶体管M2的Vth被提取到第二晶体管M2的栅极,此时第二晶体管M2的栅极电压为(PVDD+Vth),电容C1两端压差为(Vo-PVDD-Vth),这样第二晶体管M2的阈值信息就通过电容保存。在发光阶段,进行写入发光。此时,Vdata信号写入,SCAN逐行打开,写入Vdata,第二晶体管M2的栅极电位受电容耦合发生变化,变为(Vdata-Vo+PVDD+Vth)。由于发光阶段I∝(Vdata-Vo)2,排除了驱动管阈值的影响。图3为本专利技术图2所示实施例提供的像素结构对应的扫描信号时序图。应理解,为了使本专利技术实施例的像素结构驱动发光二极管发光,在本专利技术实施例中,扫描信号在阈值提取周期、写入和发光周期的电平信号如图3所示:第一路信号SCAN在阈值提取周期的电平信号依次为低电平、高电平、低电平,在写入和发光周期的电平信号依次为低电平、高电平、低电平、低电平;第二路信号Sx在阈值提取周期的电平信号维持高电平,在写入和发光周期的电平信号维持低电平。应理解,在本专利技术实施例中,如果没有特别指明,高电平指正向高电平信号,负向高电平指与正向高电平信号的方向相反的高电平信号。当然,应理解,本专利技术实施例中,驱动Vdata信号和PVDD的电位应做相应调整,如图3所示,不再赘述。图4为本专利技术实施例提供的4T2C的一种像素结构的电路示意图;可选地本文档来自技高网...

【技术保护点】
1.一种像素结构,其特征在于,包括:发光二极管、至少三个晶体管和至少一个电容,该至少三个晶体管中包括两个氧化物薄膜晶体管和至少一个低温多晶硅薄膜晶体管。

【技术特征摘要】
1.一种像素结构,其特征在于,包括:发光二极管、至少三个晶体管和至少一个电容,该至少三个晶体管中包括两个氧化物薄膜晶体管和至少一个低温多晶硅薄膜晶体管。2.如权利要求1所述的像素结构,其特征在于该至少三个晶体管包括第一晶体管(S1)、第二晶体管(DT)、第三晶体管(S3)、第四晶体管(S2),该至少一个电容包括第一电容、第二电容和第三电容,其中第一晶体管(S1),包含:第一端,用来接收像素数据信号或参考电压;第二端;以及控制端,用来接收第一路信号,并根据第一路信号使该像素数据信号或参考电压自第一端传送至第二端;第二晶体管(DT),包含:第一端、第二端及控制端,第二晶体管(DT)用来根据第二晶体管的该控制端及第二晶体管(DT)的第一端的电位差,产生驱动电流以驱动该发光二极管,其中第二晶体管的第一端电性耦接于第一晶体管(M2)的第二端;第三晶体管(S3),包含:第一端,用来接收第一电源电压;第二端,电性耦接于第二晶体管(DT)的第一端;以及控制端,用来接收第二路信号,并根据第二路信号使第一电源电压提供至第二晶体管(DT);第四晶体管(S2),包含:第一端,用于接收第二电源电压;第二端,电性耦接于第二晶体管(DT)的第二端和该发光二极管;以及控制端,用来接收第三路信号,并根据第三路信号使第二电源电压至第四晶体管(S2)的第一端提供至第四晶体管(S2)的第二端;第一电容(CS1),包含:第一端,电性耦接于第三晶体管(S3)的第一端和第一电源电压;第二端,电性耦接于第二晶体管(DT)的控制端和第一晶体管(S1)的第二端;第二电容(CS2),包含:第一端和第二端,分别电性耦接于发光二极管的两端。3.如权利要求2所述的像素结构,其特征在于,第一晶体管(S1)和第四晶体管(S2)为氧化物薄膜晶体管;第二晶体管(DT)和第三晶体管(S3)为低温多晶硅薄膜晶体管。4.如权利要求3所述的像素结构,其特征在于第一路信号在初始化周期的电平为高电平,在采样周期的电平依次为低电平、高电平,在编程周期的电平为高电平,在发光周期的电平为低电平,其中,第一路信号为扫描信号之一;第二路信号在初始化周期的电平为低电平,在采样周期的电平依次为低电平、高...

【专利技术属性】
技术研发人员:楼均辉谢正芳蔡世星
申请(专利权)人:云谷固安科技有限公司
类型:发明
国别省市:河北,13

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1