一种用于本振电路的全数字8/9预分频电路制造技术

技术编号:19827330 阅读:51 留言:0更新日期:2018-12-19 16:45
本发明专利技术公开了一种用于本振电路的全数字8/9预分频电路,属于模拟射频集成电路技术领域。其包括放大比较电路和8/9分频主体电路,放大比较电路包括偏置电路和放大比较主体电路,放大比较主体电路具有信号输入端口和信号输出端口,偏置电路用于对放大比较主体电路的信号输入端口输出偏置电压信号,偏置电路还具有使能信号端口;8/9分频主体电路具有时钟信号输入端口、RN控制信号端口、M控制信号端口和信号输出端口,放大比较主体电路的信号输出端口与8/9分频主体电路的时钟信号输入端口连接。该电路具有结构简单可靠,功耗低和占用面积小等特点,非常适合单片集成。

【技术实现步骤摘要】
一种用于本振电路的全数字8/9预分频电路
本专利技术涉及模拟射频集成电路
,特别是指一种用于本振电路的全数字8/9预分频电路。
技术介绍
本振电路在射频无线收发单元中有着极其重要的作用,一般采用锁相环频率综合器生成高质量的周期振荡信号。锁相环(英文简称为PLL)频率合成是一种间接频率合成方法,它通过比较输入参考信号和分频器反馈信号之间的相位差来控制振荡器的输出频率,进而获得一个可变的、具有高稳定性和高纯度的频率源。因此,分频器的反馈信号的精确程度直接关系到输出频率的质量。此外,在本振电路中,预分频电路的作用是对高速信号先进行分频,分频成较低速度信号后再由数字电路分频产生反馈信号与参考信号比较,预分频电路作为分频电路的核心模块直接关系到反馈信号的质量。为了使本振电路能够生成精确而稳定的高频信号,需要在频率综合器电路中集成预分频电路,这就对预分频电路的功耗和大小提出了较高要求。
技术实现思路
有鉴于此,本专利技术提出一种用于本振电路的全数字8/9预分频电路,其结构简单可靠,功耗较低,占用面积较小,适合单片集成。基于上述目的,本专利技术提供的技术方案是:一种用于本振电路的全数字8/9预分本文档来自技高网...

【技术保护点】
1.一种用于本振电路的全数字8/9预分频电路,其特征在于,包括放大比较电路和8/9分频主体电路;所述放大比较电路包括偏置电路和用于进行差分放大的放大比较主体电路,所述放大比较主体电路具有信号输入端口和信号输出端口,所述偏置电路用于对所述放大比较主体电路的信号输入端口输出偏置电压信号,所述偏置电路还具有使能信号端口;所述8/9分频主体电路具有时钟信号输入端口、RN控制信号端口、M控制信号端口和信号输出端口,所述放大比较主体电路的信号输出端口与所述8/9分频主体电路的时钟信号输入端口连接。

【技术特征摘要】
1.一种用于本振电路的全数字8/9预分频电路,其特征在于,包括放大比较电路和8/9分频主体电路;所述放大比较电路包括偏置电路和用于进行差分放大的放大比较主体电路,所述放大比较主体电路具有信号输入端口和信号输出端口,所述偏置电路用于对所述放大比较主体电路的信号输入端口输出偏置电压信号,所述偏置电路还具有使能信号端口;所述8/9分频主体电路具有时钟信号输入端口、RN控制信号端口、M控制信号端口和信号输出端口,所述放大比较主体电路的信号输出端口与所述8/9分频主体电路的时钟信号输入端口连接。2.根据权利要求1所述的用于本振电路的全数字8/9预分频电路,其特征在于,所述放大比较主体电路的信号输入端口处还设有位于所述偏置电路之前的隔直电容。3.根据权利要求1所述的用于本振电路的全数字8/9预分频电路,其特征在于,所述偏置电路采用带隙基准电路结构。4.根据权利要求1所述的用于本振电路的全数字8/9预分频电路,其特征在于,所述放大比较主体电路包括由五个MOS晶体管组成的差分输入单端输出放大器以及由四个反相器结构缓冲器构...

【专利技术属性】
技术研发人员:陈明辉王旭东魏伟吴迪杨格亮
申请(专利权)人:中国电子科技集团公司第五十四研究所
类型:发明
国别省市:河北,13

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1