【技术实现步骤摘要】
一种多PDN型电流模RM逻辑电路
本专利技术涉及一种逻辑电路,具体是一种多PDN型电流模RM逻辑电路。
技术介绍
数字电路可以基于传统布尔逻辑TraditionalBoolean(TB)实现,也可以基于“或/异或”“与/同或”等运算集为基础的Reed-Muller(RM)逻辑来实现。研究表明,RM逻辑电路在实现成本、系统可测试性、电路性能改善(例如面积、速度、功耗等)等方面较TB逻辑更具优势。随着集成电路技术的进步,如今关于RM逻辑的研究受到了越来越多的重视,并取得了诸多研究成果,诸如基于与/或算符的逻辑函数与基于与/异或算符的逻辑函数之间的转化、关于逻辑函数的RM展开、RM函数的极性优化、RM函数的逻辑综合理论等。但这些研究大多局限于算法级、逻辑级等方面,在电路级、如基于电路结构的RM逻辑电路的低漏功耗设计技术方面则缺乏研究。如今的集成电路设计更多的是依靠逻辑单元库进行设计,然而传统逻辑单元库是面向TB逻辑的综合和优化而进行设计的,并未包含经过功耗优化的RM逻辑标准单元,更没有RM逻辑复合门逻辑单元。另一方面,由于最近几年,随着VLSI技术的飞速发展,便携式电子 ...
【技术保护点】
1.一种多PDN型电流模RM逻辑电路,包括用于对输入的信号进行初步处理的信号调理电路、用于对模拟信号进行转换的高速ADC模块、用于对输入的信号进行编辑控制的FPGA模块、以及用于将数字信号转换成模拟信号的第一数模转换器和第二数模转换器,其特征在于,还包括用于给系统提供电能的FPGA模块、总线接口、第一放大滤波模块和第二放大滤波模块,所述信号调理电路的一端连接AD输入信号,信号调理电路的输出端连接高速ADC模块的输入端,高速ADC模块的输出端连接FPGA模块,FPGA模块上分别连接总线接口、供电部分、第一数模转换器和第二数模转换器,第一数模转换器还通过放大滤波模块输出DA0信 ...
【技术特征摘要】
1.一种多PDN型电流模RM逻辑电路,包括用于对输入的信号进行初步处理的信号调理电路、用于对模拟信号进行转换的高速ADC模块、用于对输入的信号进行编辑控制的FPGA模块、以及用于将数字信号转换成模拟信号的第一数模转换器和第二数模转换器,其特征在于,还包括用于给系统提供电能的FPGA模块、总线接口、第一放大滤波模块和第二放大滤波模块,所述信号调理电路的一端连接AD输入信号,信号调理电路的输出端连接高速ADC模块的输入端,高速ADC模块的输出端连接FPGA模块,FPGA模块上分别连接总线接口、供电部分、第一数模转换器和第二数模转换器,第一数模转换器还通过放大滤波模块输出DA0信号,第二数模转换器还通过放大滤波模块B输出DA1信号。2.根据权利要求1所述的多PDN型电流模RM逻辑电路,其特征在于,所述放大滤波电路包括电容C1、变压器W、MOS管Q1和三极管V1,所述电容C1的一端连接信号输入端IN,电容C1的另一端连接线圈N1的中心抽头,线圈N1的一端连接电阻R2和变压器W的初级线圈N2,线圈N1的另一端连接电阻R1和电容C2,电阻R1的另一端连接电容C2的另一点、二极管D1的阳极、电容C4、电容C6、电阻R4和MOS管Q1的源极,变压器W的初级线圈N2的另一端连接二极管D1的阴极和场效应晶体管Q1的栅极,电阻R2的另一端连接三极管V1的基极、变压器W的次级线圈N3和场效应晶体管Q1的漏极,变压器W的次级线圈N3的另一端连接电阻R3和电容C3,三极管V1的发射极连接线圈N4,线圈N4的中心抽头连接电容C5,电容C5的另一点连接电容C6的另一端和信号输出端OUT。3.根据权利要求1所述的多...
【专利技术属性】
技术研发人员:任军,谭继兵,
申请(专利权)人:合肥恒烁半导体有限公司,
类型:发明
国别省市:安徽,34
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。