一种闪存及其制造方法技术

技术编号:19182477 阅读:40 留言:0更新日期:2018-10-17 01:22
本发明专利技术实施例公开了一闪存及其制造方法,涉及半导体存储技术领域,其中制造方法包括:提供一半导体衬底,半导体衬底具有隔离区和有源区,有源区包括栅极区、源极区和漏极区,栅极区上具有层叠绝缘设置的浮栅和控制栅;在源极区注入掺杂离子;在隔离区、以及层叠绝缘设置的浮栅和控制栅的侧壁上形成隔离层;在源极区以及源极区两侧的隔离区形成掺杂多晶硅层。本发明专利技术实施例提供的闪存及其制造方法,采用掺杂多晶硅层作为源极区的导电沟槽,取代了易受光阻影响的离子注入导电沟槽,解决了源极刻蚀中的光阻残余对源极电阻的影响,提高了器件的可靠性。

Flash memory and manufacturing method thereof

The embodiment of the invention discloses a flash memory and a manufacturing method thereof, which relates to the technical field of semiconductor storage, wherein the manufacturing method includes providing a semiconductor substrate with an isolation region and an active region, an active region including a grid region, a source region and a drain region, and a floating gate and a control with a cascade insulating arrangement on the grid region. Gates; doped ions are injected into the source region; isolation layers are formed on the isolation region, as well as on the side walls of the floating and control grids with cascade insulation; and doped polysilicon layers are formed in the isolation regions at the source region and at both sides of the source region. The flash memory and its manufacturing method provided by the embodiment of the invention adopt doped polycrystalline silicon layer as the conductive groove in the source region, replace ion implantation conductive groove easily affected by light resistance, solve the influence of light resistance residue in source etching on the source resistance, and improve the reliability of the device.

【技术实现步骤摘要】
一种闪存及其制造方法
本专利技术实施例涉及半导体存储
,尤其涉及一种闪存及其制造方法。
技术介绍
采用自对准源极(SelfAlignedSource,SAS)工艺制作的闪存(浮栅型器件)虽然工艺简单成本低,但是由于在形成源极时所刻蚀沟槽的深宽比很高,导致源极刻蚀过程中的光阻(PhotoResist)残余很难淸干净,而这些残余的光阻又会阻碍后面的源极离子注入(SourceImplant),导致闪存中某些存储单元的电流偏低,这种闪存中的存储单元的电流分布的不均匀性将严重影响闪存的运行效率和可靠性,如读写次数等。随着存储单元体积进一步缩小,这种光阻残余的弊端会越来越严重。因此,提供一种能够解决上述光阻残余缺陷的闪存是有必要的。
技术实现思路
本专利技术实施例提供一种闪存及其制造方法,以解决光阻残余会导致闪存中某些存储单元的电流偏低的问题。第一方面,本专利技术实施例提供了一种闪存的制造方法,包括:提供一半导体衬底,所述半导体衬底具有隔离区和有源区,所述有源区包括栅极区、源极区和漏极区,所述栅极区上具有层叠绝缘设置的浮栅和控制栅;在所述源极区注入掺杂离子;在所述隔离区、以及所述层叠绝缘设置的本文档来自技高网...

【技术保护点】
1.一种闪存的制造方法,其特征在于,包括:提供一半导体衬底,所述半导体衬底具有隔离区和有源区,所述有源区包括栅极区、源极区和漏极区,所述栅极区上具有层叠绝缘设置的浮栅和控制栅;在所述源极区注入掺杂离子;在所述隔离区、以及所述层叠绝缘设置的浮栅和控制栅的侧壁上形成隔离层;在所述源极区以及所述源极区两侧的隔离区形成掺杂多晶硅层。

【技术特征摘要】
1.一种闪存的制造方法,其特征在于,包括:提供一半导体衬底,所述半导体衬底具有隔离区和有源区,所述有源区包括栅极区、源极区和漏极区,所述栅极区上具有层叠绝缘设置的浮栅和控制栅;在所述源极区注入掺杂离子;在所述隔离区、以及所述层叠绝缘设置的浮栅和控制栅的侧壁上形成隔离层;在所述源极区以及所述源极区两侧的隔离区形成掺杂多晶硅层。2.根据权利要求1所述的制造方法,其特征在于,所述在所述源极区注入掺杂离子之前,包括:采用干法刻蚀工艺去除所述隔离区中填充的绝缘物质。3.根据权利要求2所述的制造方法,其特征在于,所述在所述隔离区、以及所述层叠绝缘设置的浮栅和控制栅的侧壁上形成隔离层包括:在所述隔离区的凹槽中、以及所述层叠绝缘设置的浮栅和控制栅的侧壁及表面上形成隔离膜层;去除所述控制栅上表面的隔离膜层以使所述控制栅的上表面露出。4.根据权利要求3所述的制造方法,其特征在于,所述在所述源极区以及所述源极区两侧的隔离区形成掺杂多晶硅层包括:在所述半导体衬底上形成掺杂多晶硅膜层;采用平坦化工艺使所述掺杂多晶硅膜层与所述隔离层和所述控制栅的上表面平齐;去除所述漏极区以...

【专利技术属性】
技术研发人员:刘钊熊涛许毅胜罗啸陈春晖舒清明
申请(专利权)人:上海格易电子有限公司北京兆易创新科技股份有限公司
类型:发明
国别省市:上海,31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1