一种通过复位键实现免开机箱清CMOS的电路制造技术

技术编号:18815143 阅读:70 留言:0更新日期:2018-09-01 10:38
本实用新型专利技术公开了一种通过复位键实现免开机箱清CMOS的电路,该电路包括复位键电路,CPLD电路、南桥供电电路和南桥;复位键电路、南桥供电电路和南桥均与CPLD电路电连接。在主板关机状态下长按下复位键,复位键向CPLD输出一个持续低电平,CPLD通过程序设定,输出制定信号控制南桥供电电路停止对南桥供电,同时控制南桥执行清CMOS指令。最终完成免开机箱清CMOS工作。

A circuit for clearing CMOS without opening box by reset key

The utility model discloses a circuit for realizing CMOS without opening the chassis by reset key, which comprises reset key circuit, CPLD circuit, South Bridge power supply circuit and South Bridge; Reset key circuit, South Bridge power supply circuit and South Bridge are electrically connected with CPLD circuit. When the main board is shut down, the reset key is pressed for a long time, and the reset key outputs a continuous low level to the CPLD. The CPLD controls the Nanqiao power supply circuit to stop power supply to Nanqiao by setting the program and outputting the set signal. At the same time, the Nanqiao is controlled to execute the CMOS instruction. Finally, the machine is free from CMOS.

【技术实现步骤摘要】
一种通过复位键实现免开机箱清CMOS的电路
本技术属于计算机领域,特别涉及一种通过复位键实现免开机箱清CMOS的电路。
技术介绍
CMOS(指保存计算机基本启动信息如日期、时间、启动设置等的芯片,是主板上的一块可读写的RAM芯片,是用来保存BIOS的硬件配置和用户对某些参数的设定)参数记录了计算机重要的资源配置参数,不正确的CMOS参数设置,可能导致计算机无法正常启动,这时需要手动清CMOS使计算机正常启动,手动清CMOS的步骤:1、切断主机电源,2、打开机箱取下为CMOS供电的锂电池或短接清CMOS跳帽,其中第2步需要打开机箱在计算机主板上操作。但客户往往不知道可以手动清CMOS让计算机正常启动,常常误报计算机故障,增加计算机厂商的客服成本。另外,工业计算机在工业现场不易拆装,清完CMOS后又需要重新设置CMOS参数,导致开机箱手动清CMOS的方式既不方便,操作起来也比较复杂。
技术实现思路
为解决上述问题,本技术的目的在于提供一种无需打开机箱,仅需按下复位键即可完成清CMOS工作的通过复位键实现免开机箱的清CMOS的电路。本技术的另一个目的在于提供一种通过复位键实现免开机箱实现清CMOS的电路,该电路结构简单,操作方便且易于实现。为实现上述目的,本技术的技术方案如下:本技术提供一种通过复位键实现免开机箱清CMOS的电路,该电路包括复位键电路,CPLD电路、南桥供电电路和南桥;复位键电路、南桥供电电路和南桥均与CPLD电路电连接。一般机箱外部都设置有复位键,用于重启主机,但在主板关机状态下,该按键不会对主板有任何作用,需要清CMOS只能打开机箱,找到主板上的两个PIN针,短接这两个PIN针完成清CMOS工作。在本技术提供的一种通过复位键实现免开机箱清CMOS的电路,复位键电路、南桥供电电路和南桥均分别与CPLD电路连接,当按下复位键时,CPLD电路会收到一个低电平,通过程序设定,CPLD将会向南桥供电电路和南桥输出指定信号,控制南桥供电电路停止向南桥供电,控制南桥是主板准确进入清CMOS模式。该电路还包括蜂鸣器电路,蜂鸣器电路包括蜂鸣器和蜂鸣器调理模块,蜂鸣器调理模块与蜂鸣器电连接。通过对CPLD进行程序设定,使得当清CMOS动作完成后,CPLD对蜂鸣器电路输出两个两秒的高电平脉冲,蜂鸣器响两声,告知操作者清CMOS动作已完成,操作者可及时掌握工作信息,松开手。蜂鸣器调理模块包括+5V电压源、第一三极管、第一电感、第二电感、第三电感、二极管和电容,+5V电压源的与蜂鸣器的正极连接;第一电感的一端与CPLD电路组件连接,其另一端与第一三极管的基极连接,第一三极管的发射极接地,其集电极与第二电感的一端连接;第二电感的另一端与+5V电压连接;第三电感的一端与第二电感和第一三极管的公共端连接,其另一端与蜂鸣器的负极连接;二极管的与蜂鸣器并联,电容与蜂鸣器并联。设置蜂鸣器调理模块可完成蜂鸣器与CPLD之间的连接,蜂鸣器调理模块对CPLD的输出信号进行放大、滤波和整流,使蜂鸣器可在CPLD的控制下正常发声。复位键电路包括+3V电压源、复位键和第四电感,+3V电压源与第四电感的一端连接,第四电感的另一端与复位键的1端口连接,复位键的3、4端口接地,第四电感与复位键的公共端与CPLD电路连接。长按下复位键,CPLD会收到一个持续的低电平。CPLD电路包括有CPLD,所述CPLD的型号为LCMXO256C-3T100C。需要说明的是,在本技术中,CPLD指复杂可编程逻辑器件,其具体芯片型号的选择不局限于LCMO256-3T100C,可以选用任何可编程实现本电路功能的智能芯片。LCMXO256C-3T100C包括I/O_1、I/O_2、I/O_3、I/0_4、I/O_5接口,I/O_1接口与复位键电路连接,I/O_2接口与南桥供电电路连接,I/O_3与南桥上的SRTC_RST接口连接,I/0_4与南桥上的RTC_RST接口连接,I/O_5与蜂鸣器电路连接。操作人员在主板关机状态下长按复位键,I/O_1会收到一个持续的低电平;当CPLD侦测到I/O_1持续4秒低电平,I/O_2输出一个低电平信号控制主板南桥待机电源的使能信号,使电源进入关闭状态;当CPLD侦测到I/O_1持续4秒低电平,I/O_3,I/O_4分别输出一个两秒的低电平脉冲,执行清CMOS的状态;当CPLD侦测到I/O_2,I/O_3持续2秒低电平时,通过CPLD程序延迟两秒钟后,使I/O_5输出两个一秒的高电平脉冲,蜂鸣器响两声后,说明清CMOS动作已完成,此时松开复位键完成清CMOS工作。本技术的优势在于:在主板关机状态下长按下复位键,复位键向CPLD输出一个持续低电平,CPLD通过程序设定,输出制定信号控制南桥供电电路停止对南桥供电,同时控制南桥执行清CMOS指令。最终完成免开机箱清CMOS工作。附图说明图1是本技术一种通过复位键实现免开机箱实现清CMOS的电路的复位键电路的电路原理图。图2是本技术一种通过复位键实现免开机箱实现清CMOS的电路中蜂鸣器电路的电路原理图。图3是本技术一种通过复位键实现免开机箱实现清CMOS的电路中复位电路与蜂鸣器电路连接的电路原理图。图4是本技术一种通过复位键实现免开机箱实现清CMOS的电路原理框图。具体实施方式为了使本技术的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本技术进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本技术,并不用于限定本技术。为实现上述目的,本技术的技术方案如下:参见图1-4所示,在本具体实施例中,本技术提供一种通过复位键实现免开机箱清CMOS的电路,该电路包括复位键电路,CPLD电路、南桥供电电路和南桥;复位键电路、南桥供电电路和南桥均与CPLD电路电连接。一般机箱外部都会设置有复位键,用于重启主机,但在主板关机状态下,该按键不会对主板有任何作用,需要清CMOS只能打开机箱,找到主板上的两个PIN针,短接这两个PIN针完成清CMOS工作。在本技术提供的一种通过复位键实现免开机箱清CMOS的电路,复位键电路、南桥供电电路和南桥均分别与CPLD电路连接,当按下复位键时,CPLD电路会收到一个低电平,通过程序设定,CPLD将会向南桥供电电路和南桥输出指定信号,控制南桥供电电路停止向南桥供电,控制南桥是主板准确进入清CMOS模式。参见图2所示,该电路还包括蜂鸣器电路,蜂鸣器电路包括蜂鸣器BUZZER和蜂鸣器调理模块,蜂鸣器调理模块与蜂鸣器BUZZER电连接。通过对CPLD进行程序设定,使得当清CMOS动作完成后,CPLD对蜂鸣器电路输出两个两秒的高电平脉冲,蜂鸣器BUZZER响两声,告知操作者清CMOS动作已完成,操作者可及时掌握工作信息,松开手。蜂鸣器调理模块包括+5V电压源、第一三极管Q85、第一电感R655、第二电感R653、第三电感R654、二极管D22和电容EC8,+5V电压源的与蜂鸣器BUZZER的正极连接;第一电感R655的一端与CPLD电路组件连接,其另一端与第一三极管Q85的基极连接,第一三极管Q85的发射极接地,其集电极与第二电感R653的一端连接;第二电感R653的另本文档来自技高网...

【技术保护点】
1.一种通过复位键实现免开机箱清CMOS的电路,其特征在于,该电路包括复位键电路,CPLD电路、南桥供电电路和南桥;所述复位键电路、南桥供电电路和南桥均与CPLD电路电连接。

【技术特征摘要】
1.一种通过复位键实现免开机箱清CMOS的电路,其特征在于,该电路包括复位键电路,CPLD电路、南桥供电电路和南桥;所述复位键电路、南桥供电电路和南桥均与CPLD电路电连接。2.如权利要求1所述的一种通过复位键实现免开机箱清CMOS的电路,其特征在于,该电路还包括蜂鸣器电路,所述蜂鸣器电路包括蜂鸣器和蜂鸣器调理模块,所述蜂鸣器调理模块与蜂鸣器电连接。3.如权利要求2所述的一种通过复位键实现免开机箱清CMOS的电路,其特征在于,所述蜂鸣器调理模块包括+5V电压源、第一三极管、第一电感、第二电感、第三电感、二极管和电容,所述+5V电压源的与蜂鸣器的正极连接;所述第一电感的一端与CPLD电路组件连接,其另一端与第一三极管的基极连接,所述第一三极管的发射极接地,其集电极与第二电感的一端连接;所述第二电感的另一端与+5V电压连接;所述第三电感的一端与第二电感和第一三极管的公共端连接,其另一端与蜂鸣器的负极连接;所述二极管的与蜂鸣器并联,所述电容...

【专利技术属性】
技术研发人员:周远清
申请(专利权)人:深圳智锐通科技有限公司
类型:新型
国别省市:广东,44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1